[实用新型]一种带自动消除运放失调功能的基准源有效
申请号: | 201420345849.8 | 申请日: | 2014-06-27 |
公开(公告)号: | CN203950227U | 公开(公告)日: | 2014-11-19 |
发明(设计)人: | 伍莲洪;郑薇;周唯晔;刘浩;梁艳;苏黎;荆吉利;尹浩;任军;李奎利;童伟;胡柳林 | 申请(专利权)人: | 成都嘉纳海威科技有限责任公司 |
主分类号: | G05F1/56 | 分类号: | G05F1/56 |
代理公司: | 无 | 代理人: | 无 |
地址: | 610000 四川省成都市*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 自动 消除 失调 功能 基准 | ||
1.一种带自动消除运放失调功能的基准源,其特征是,包括:
基准电压产生电路;
与基准电压产生电路连接的运算放大器电路;
与运算放大器电路连接的失调电压消除电路;
分别与基准电压产生电路和失调电压消除电路连接的启动电路;及
用以产生时钟信号对启动电路、运算放大器电路和失调电压消除电路进行控制的时钟产生及控制电路。
2.根据权利要求1所述的基准源,其特征是:所述基准电压产生电路包括第一PNP管Q1、第二PNP管Q2、第三PNP管Q3、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第一NMOS管N1、第二NMOS管N2、第三NMOS管N3和第四NMOS管N4;
所述第一PNP管Q1、第二PNP管Q2和第三PNP管Q3的基极分别与第一PNP管Q1、第二PNP管Q2和第三PNP管Q3的集电极连接,所述第一PNP管Q1、第二PNP管Q2和第三PNP管Q3的发射极分别与第一电阻R1、第三电阻R3、第四电阻R4连接;第二电阻R2与第三电阻R3连接,第一电阻R1和第二电阻R2连接,并与第二NMOS管N2的源极相连;第四电阻R4与第四NMOS管N4的源极相连;
第二NMOS管N2的栅极与第四NMOS管N4的栅极连接,且第二NMOS管N2的栅极与第四NMOS管N4的栅极均与失调电压消除电路的输出端连接,第二NMOS管N2的漏极和第四NMOS管N4的漏极分别与第一NMOS管N1的源极和第三NMOS管N3的源极连接;第一NMOS管N1的栅极与漏极连接,第三NMOS管N3的栅极与漏极相连。
3.根据权利要求1所述的基准源,其特征是:所述运算放大器电路包括四通道运算放大器OP、第五NMOS管N5、第六NMOS管N6和电容器C1;
第五NMOS管N5的漏极和源极分别跨接在基准电压产生电路的Y点和运算放大器OP第一组输入的正向输入端;第六NMOS管N6的源极和漏极分别跨接在基准电压产生电路的X点和运算放大器OP第一组输入的正向输入端;电容器C1的一端接运算放大器OP的正向输入端,另一端接地。
4.根据权利要求1所述的基准源,其特征是:所述失调电压消除电路包括第一PMOS管P1、第二PMOS管P2、第三PMOS管P3、第七NMOS管N7、第八NMOS管N8、第二电容器C2及第三电容器C3;
第一PMOS管P1的栅极与时钟产生及控制电路产生的控制信号连接,第一PMOS管P1的源极和漏极分别与第二PMOS管P2的漏极和第七NMOS管N7的漏极连接,且第一PMOS管P1的源极与第四NMOS管N4的栅极相连;
第一PMOS管P1的漏极作为输入端与运算放大器OP的输出端连接;第二PMOS管P2的源极与第七NMOS管的源极连接,并与运算放大器OP第二输入的正向输入端连接,同时与第二电容器C2连接;第二PMOS管P2的栅极与第三PMOS管P3的栅极,同时与时钟产生及控制电路产生的控制信号连接;第三PMOS管P3的漏极与第八NMOS管N8的漏极连接,同时与运算放大器OP的输出端连接,第三PMOS管P3的源极与第八NMOS管N8的源极相连,并与运算放大器OP第二输入的反向输入端连接,同时与第三电容器C3连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都嘉纳海威科技有限责任公司,未经成都嘉纳海威科技有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201420345849.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:高带宽的数模混合电路基准源
- 下一篇:一种面粉生产线控制系统