[实用新型]一种DSP芯片连续读取两片A/D芯片数据的电路有效

专利信息
申请号: 201420429052.6 申请日: 2014-07-31
公开(公告)号: CN204028891U 公开(公告)日: 2014-12-17
发明(设计)人: 杨文耀 申请(专利权)人: 深圳市惠立智能电力科技有限公司
主分类号: G06F9/38 分类号: G06F9/38;G06F13/10
代理公司: 广州嘉权专利商标事务所有限公司 44205 代理人: 唐致明
地址: 518055 广东省深圳*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 dsp 芯片 连续 读取 数据 电路
【权利要求书】:

1.一种DSP芯片连续读取两片A/D芯片数据的电路,包括CPU,所述CPU连接有DSP芯片,所述DSP芯片连接有第一A/D转换器(U1)和第二A/D转换器(U2);其特征在于:

还包括片选信号自动转换电路(1);

所述片选信号自动转换电路(1)包括第一或门(D1)、第二或门(D2)、非门(D3)、计数器(T1)、非反相缓冲器(T2)以及电阻(R);

第一或门(D1)的输出端连接到第一A/D转换器(U1)的片选信号输入引脚;

第二或门(D2)的输出端连接到第二A/D转换器(U2)的片选信号输入引脚;

第一或门(D1)的一个输入端与计数器(T1)的输出端连接,第一或门(D1)的另一个输入端与CPU的A/D转换器片选信号输出引脚连接;

计数器(T1)的输出端通过非门(D3)连接第二或门(D2)的一个输入端,第二或门(D2)的另一个输入端与CPU的A/D转换器片选信号输出引脚连接;

计数器(T1)的清零输入端、第一A/D转换器(U1)以及第二A/D转换器(U2)的转换启动信号输入引脚均与DSP芯片的A/D转换器采样信号输出端连接;

非反相缓冲器(T2)的输入端、第一A/D转换器(U1)及第二A/D转换器(U2)的读信号输入引脚均与DSP芯片的A/D转换器读信号输出端连接;

非反相缓冲器(T2)的输出使能控制端连接CPU的A/D转换器片选信号输出引脚;

非反相缓冲器(T2)的输出端连接计数器(T1)的时钟输入端;

非反相缓冲器(T2)的输出端通过电阻(R)与电源连接。

2.根据权利要求1所述一种DSP芯片连续读取两片A/D芯片数据的电路,其特征在于:该电路还包括总线收发器(T3),所述第一A/D转换器(U1)和第二A/D转换器(U2)的数据输出口连接总线收发器(T3)的数据输入端,所述总线收发器(T3)的数据输出端连接DSP芯片,所述总线收发器(T3)的使能端连接非反相缓冲器(T2)的输出端。

3.根据权利要求1所述一种DSP芯片连续读取两片A/D芯片数据的电路,其特征在于:所述计数器(T1)为74HC393四位计数器。

4.根据权利要求1或2所述一种DSP芯片连续读取两片A/D芯片数据的电路,其特征在于:所述第一A/D转换器(U1)为AD7606。

5.根据权利要求1或2所述一种DSP芯片连续读取两片A/D芯片数据的电路,其特征在于:所述第二A/D转换器(U2)为AD7606。

6.根据权利要求1所述一种DSP芯片连续读取两片A/D芯片数据的电路,其特征在于:所述非反相缓冲器(T2)为74VHC125四路缓冲器。

7.根据权利要求2所述一种DSP芯片连续读取两片A/D芯片数据的电路,其特征在于:所述总线收发器(T3)为74LVC16245。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市惠立智能电力科技有限公司,未经深圳市惠立智能电力科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201420429052.6/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top