[实用新型]CT数据通讯卡有效
申请号: | 201420461560.2 | 申请日: | 2014-08-15 |
公开(公告)号: | CN204465556U | 公开(公告)日: | 2015-07-08 |
发明(设计)人: | 康杰;缪永龙 | 申请(专利权)人: | 深圳市贝斯达医疗器械有限公司 |
主分类号: | H04L12/02 | 分类号: | H04L12/02;H04B10/25 |
代理公司: | 东莞市神州众达专利商标事务所(普通合伙) 44251 | 代理人: | 刘汉民 |
地址: | 518000 广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | ct 数据通讯 | ||
1.一种CT数据通讯卡,其接收前端数据接口卡(3)发送过来的经过编码的LVDS源同步信号(4),前端数据接口卡(3)的输入端是通过数据预处理(1)将经过模数变换以后的数字信号(2),经过CT数据通讯卡(5)处理以后的信号是以标准UDP协议(6)通过光纤,经过滑环发送到数据重建柜(7),数据重建柜(7)进行数据图像的重建,
其特征在于:CT数据通讯卡(5)的实现过程都是在单个可编程逻辑器件(512)中独立完成,处理后的数据被送至光电转换模块(510)进行转换,之后再被进行远距离的光纤传输,最终被送至数据重建柜(7)。
2.根据权利要求1所述的CT数据通讯卡,其特征在于:所述可编程逻辑器件(512)是FPGA。
3.根据权利要求1所述的CT数据通讯卡,其特征在于:控制指令是通过从所述数据重建柜(7)引出的一条串口线(511)进行连接的。
4.根据权利要求3所述的CT数据通讯卡,其特征在于:所述数据同步是CT数据通讯卡(5)接收到62.5MHZ,625Mbit/s的源同步信号,通过IBUFDGS转换成单端信号,将接收到的62.5MHZ信号通过FPGA内部的锁相环及BUFPLL全局时钟网络得到一个625MHZ快时钟和一个62.5MHZ慢时钟,用625MHZ快时钟将数据接收后转变成单端的10路并行信号,然后通过用IP CORE导入的10位并行双端口FIFO进行数据的FPGA系统时钟同步,从FIFO输出后的数据的同步时钟就是本级的62.5MHZ系统时钟,数据进行编码解码通过系统的62.5MHZ时钟实现,经过编码和解码以后的数据采用31.25MHZ,32位系统时钟并行以太网数据帧的封装,封装后的数据通过一个异步双端口FIFO导入125MHZ输出时钟进行同步。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市贝斯达医疗器械有限公司,未经深圳市贝斯达医疗器械有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201420461560.2/1.html,转载请声明来源钻瓜专利网。