[实用新型]阵列基板和显示装置有效
申请号: | 201420467314.8 | 申请日: | 2014-08-18 |
公开(公告)号: | CN203982045U | 公开(公告)日: | 2014-12-03 |
发明(设计)人: | 李文波;程鸿飞;乔勇;李盼;先建波 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
主分类号: | G02F1/1343 | 分类号: | G02F1/1343;G02F1/1362 |
代理公司: | 北京中博世达专利商标代理有限公司 11274 | 代理人: | 申健 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 阵列 显示装置 | ||
技术领域
本实用新型涉及显示领域,尤其涉及一种阵列基板和显示装置。
背景技术
液晶显示器因其具有体积小、重量轻、功耗低、驱动电压低以及无辐射等优点,已广泛应用于电视、手机以及公共信息的显示,是目前使用最广泛的显示技术。
典型的液晶显示器(LCD,Liquid Crystal Display)包括:设置有公共电极和彩色滤光片的彩膜基板,设置有薄膜晶体管和像素电极的阵列基板,以及夹置在彩膜基板和阵列基板之间的液晶层。如图1所示,阵列基板上的像素结构由数据线11、栅线12、像素电极50和薄膜晶体管13组成,数据线11与栅线12纵横交叉,限定出像素区域,像素电极50设置于该像素区域内,薄膜晶体管13位于数据线11和栅线12的交叉点附近,薄膜晶体管13的栅极与栅线12相连,薄膜晶体管13的源极与数据线11相连,薄膜晶体管13的漏极与像素电极50相连。工作时,像素电极50和公共电极(位于彩膜基板上,图中未示出)被施以电压,其间的压差造成电场,电场的变化改变液晶层中液晶分子的取向,进而改变光通过液晶层的透射率,上述即为LCD的显示原理,但众所周知上述结构的液晶显示器的缺点在于视角狭窄,而且从不同视角观看存在色差,影响显示效果。
实用新型内容
本实用新型实施例提供一种阵列基板和显示装置,能够解决现有液晶显示器视角狭窄的问题,提高显示效果。
为达到上述目的,本实用新型的实施例采用如下技术方案:
一方面,本实用新型实施例提供一种阵列基板,包括:交叉设置的数据线和栅线,以及像素电极;所述像素电极至少包括第一像素电极和第二像素电极,且,所述第一像素电极、所述第二像素电极与同一所述数据线的距离不相等。
可选的,所述第一像素电极在数据线延伸方向上的对称轴线与所述第二像素电极在数据线延伸方向上的对称轴线相互平行但不在同一直线上。
优选的,所述像素电极设置在第一数据线和第二数据线之间;所述第一像素电极与所述第一数据线、所述第二数据线的距离为d1、d2,所述第二像素电极与所述第一数据线、所述第二数据线的距离为d3、d4,其中,d1、d2、d3、d4的取值不完全相等。
进一步地,所述阵列基板,还包括:用于驱动所述第一像素电极的第一薄膜晶体管,和,用于驱动所述第二像素电极的第二薄膜晶体管;所述第一薄膜晶体管和第二薄膜晶体管共用同一数据线和同一栅线。
可选的,所述第一像素电极和第二像素电极分别位于所共用的栅线的两侧。
可选的,所述第一像素电极和第二像素电极位于同一栅线的一侧,所述第一像素电极和第二像素电极在邻近边缘相连接。
可选的,所述阵列基板,还包括:公共电极线,所述公共电极线位于所述第一像素电极与所述第二像素电极连接处的下方。
本实用新型实施例还提供一种显示装置,包括上述的阵列基板。
数据线及数据线上的信号会对像素电极、公共电极间的驱动电场(尤其是像素电极边缘部分对应的驱动电场)产生影响,进而影响液晶分子的偏转。本实用新型提供的方案中,将像素电极至少分成第一、第二像素电极,并且将第一像素电极、第二像素电极与同一数据线的距离设置为不同值,这样数据线及数据线上的信号对第一像素电极处的驱动电场以及第二像素电极处的驱动电场的影响也会存在差别,其结果是像素中的液晶分子存在多个取向不同的畴区(以下简称畴区),而多个畴区可实现液晶的宽视角显示,从而解决了现有液晶显示器视角狭窄的技术问题。其中,上述的像素对应包括第一像素电极及第二像素电极在内的整个区域。
附图说明
为了更清楚地说明本实用新型实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1为现有技术中阵列基板的结构示意图;
图2为本实用新型的实施例1提供的阵列基板的结构示意图;
图3为本实用新型的实施例1提供的阵列基板的另一种结构示意图;
图4为本实用新型的实施例2提供的阵列基板的结构示意图;
图5为本实用新型的实施例3提供的阵列基板的结构示意图;
图6为本实用新型的实施例3中两个像素电极连接方式的示意图;
图7为本实用新型的实施例6中阵列基板的结构示意图;
图8为图7所示阵列基板结构沿A1-A2方向的剖面结构示意图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;,未经京东方科技集团股份有限公司;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201420467314.8/2.html,转载请声明来源钻瓜专利网。