[实用新型]一种基于复制逻辑的忆阻逻辑电路二叉树扇出系统有效
申请号: | 201420555645.7 | 申请日: | 2014-09-25 |
公开(公告)号: | CN204244220U | 公开(公告)日: | 2015-04-01 |
发明(设计)人: | 谢东福;张黎莎 | 申请(专利权)人: | 嘉兴学院;谢东福 |
主分类号: | H03K19/20 | 分类号: | H03K19/20 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 314000 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 复制 逻辑 逻辑电路 二叉 树扇出 系统 | ||
1.一种基于复制逻辑的忆阻逻辑电路二叉树扇出系统,其特征在于它由多个复制逻辑二叉树扇出模块级联构成;除第一级外,复制逻辑二叉树扇出模块的输入in1连接前一级复制逻辑二叉树扇出模块的输出out1或out2;第一级复制逻辑二叉树扇出模块的输入in1连接需要扇出的忆阻器件或模块。
2.根据权利要求1所述的一种基于复制逻辑的忆阻逻辑电路二叉树扇出系统,其特征在于复制逻辑二叉树扇出模块由第一CMOS(Complementary Metal-Oxide-Semiconductor)开关(1),第一忆阻(2),第二CMOS开关(3),第三CMOS开关(4),第一电阻(5),第一地端(6),第二电阻(7),第二忆阻(8)和第四CMOS开关(9)组成;第一CMOS开关(1)的输入端和第三CMOS开关(4)的输入端相连,作为复制逻辑二叉树扇出模块输入in1;第一CMOS开关(1)的控制端和第三CMOS开关(4)的控制端相连,作为复制逻辑二叉树扇出模块输入in2;第一忆阻(2)的负极和第二忆阻(8)的负极相连,作为复制逻辑二叉树扇出模块输入in3;第二CMOS开关(3)的控制端和第四CMOS开关(9)的控制端相连,作为复制逻辑二叉树扇出模块输入in4;第一电阻(5)的输出端和第二电阻(7)的输出端接到第一地端(6);第一CMOS开关(1)的输出端、第二CMOS开关(3)的输入端、第一忆阻(2)的正极和第一电阻(5)的输入端相连;第三CMOS开关(4)的输出端、第四CMOS开关(9)的输入端、第二忆阻(8)的正极和第二电阻(7)的输入端相连;第二CMOS开关(3)的输出端作为复制逻辑二叉树扇出模块输出out1;第四CMOS开关(9)的输出端作为复制逻辑二叉树扇出模块输出out2。
3.根据权利要求2所述的一种基于复制逻辑的忆阻逻辑电路二叉树扇出系统,其特征在于复制逻辑二叉树扇出模块的输入in2、in3和in4受时序电压组(v4,v1,v2)或(v2,v3,v4)驱动;v1电压的时序为0、vcond、vclear、vset;v2电压的时序为vset、vclear、vset、vset;v3电压的时序为vclear、vset、0、vcond;v4电压的时序为vset、vset、vset、vclear;v1、v2、v3和v4的重复周期均为4T;vcond是可以读忆阻器件状态的电压;vclear是可以将忆阻器件设定为低阻态的电压;vset是可以将忆阻器件设定为高阻态的电压。
4.根据权利要求1所述的一种基于复制逻辑的忆阻逻辑电路二叉树扇出系统, 其特征在于它以流水方式工作时,相邻两级复制逻辑二叉树扇出模块必须受不同时序电压组驱动;即当前级复制逻辑二叉树扇出模块为时序电压组(v4,v1,v2),则下一级复制逻辑二叉树扇出模块必须为时序电压组(v2,v3,v4)。
5.根据权利要求2所述的一种基于复制逻辑的忆阻逻辑电路二叉树扇出系统,其特征在于复制逻辑二叉树扇出模块的输出out1和输出out2的状态和输入in1的状态相同,即输入状态为“0”则输出状态为“0”,输入状态为“1”则输出状态为“1”。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于嘉兴学院;谢东福,未经嘉兴学院;谢东福许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201420555645.7/1.html,转载请声明来源钻瓜专利网。