[实用新型]基于m-bus总线可识别负载类型的智能调光控制器有效
申请号: | 201420731971.9 | 申请日: | 2014-11-28 |
公开(公告)号: | CN204316812U | 公开(公告)日: | 2015-05-06 |
发明(设计)人: | 李健 | 申请(专利权)人: | 合肥伊科耐信息科技股份有限公司 |
主分类号: | H05B37/02 | 分类号: | H05B37/02 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 230088 安徽省*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 bus 总线 识别 负载 类型 智能 调光 控制器 | ||
1.基于m-bus总线可识别负载类型的智能调光控制器,其特征在于:包括处理器、可控硅调光输出电路、可控硅输出电流检测电路、SM001B从机电路,可控硅调光输出电路、可控硅输出电流检测电路、SM001B从机电路分别于处理器电连接,SM001B从机电路连接有m-bus总线接口。
2.根据权利要求1所述的基于m-bus总线可识别负载类型的智能调光控制器,其特征在于:所述的可控硅调光输出电路包括有电阻(R21),所述的处理器(U2)的10脚与电阻(R21)的一端连接,电阻(R21)另一端与三极管(Q10)基极一端连接,三极管(Q10)的发射极一端与电源地连接,三极管(Q10)的集电极一端与电阻(R2)的一端连接,电阻(R2)另一端与光耦(U1)的第2脚连接,光耦(U1)的1脚与电源VCC连接,光耦(U1)的第4脚与可控硅(V1)的一端连接,光耦(U1)的第6脚与电阻(R10)的一端连接,电阻(R10)的另一端分别与电容(C8)的一端和电阻(R9)的一端连接,可控硅(V1)另一端分别与电容(C8)的另一端、电容(C7)的一端、电阻(RV1)的一端以及电感(L1)的一端连接,可控硅(V1)的另一端分别与输出端(P1)的第2脚、电阻(R8)的一端、电阻(RV1)的另一端以及电阻(R9)的另一端连接,电阻(R8)的另一端与电容(C7)的另一端连接。
3.根据权利要求1所述的基于m-bus总线可识别负载类型的智能调光控制器,其特征在于:所述的处理器(U2)的20与电阻(R12)的一端连接,电阻(R12)的一端与电源+5V连接,处理器(U2)的第21与电容(C6)一端连接,且与电源+5V连接,处理器(U2)的第22脚与电容(C6)另一端连接,且与电源地连接,处理器(U2)第23脚分别与晶振(X1)的一端、电阻(R15)的一端以及电容(C13)的一端连接,处理器(U2)的第24脚分别与晶振(X1)的另一端、电阻(R15)的另一端以及电容(C13)的另一端连接,电容(C13)的另一端与电容(C12)的另一端连接且与电源地连接,集成芯片(U4)的第4脚与处理器(U2)的第28脚连接,处理器(U2)的第52脚与电容(C2)的一端连接,且与电源VCC连接,处理器(U2)的第53脚与电容(C2)的另一端连接,且与电源地连接。
4.根据权利要求1所述的基于m-bus总线可识别负载类型的智能调光控制器,其特征在于:所述的SM001B从机电路包括有集成芯片(U4),集成芯片(U4)的第7脚分别与处理器(U2)的第26脚和处理器(U2)的第27脚连接,集成芯片(U4)的第2脚分别与二极管(VD1)的一端、二极管(VD3)的一端和二极管(VD5)的一端连接,二极管(VD3)的另一端分别与二极管(VD2)的一端、电容(C10)、瞬态抑制二极管(VP1)的一端以及输出端(P2)的第1脚连接,二极管(VD5)的另一端分别与二极管(VD4)的一端、电容(C11)的一端以及电阻(R14)的一端连接,瞬态抑制二极管(VP1)另一端分别与电阻(R15)的另一端和输出端(P2)的第2脚连接,二极管(VD2)的另一端以及二极管(VD4)的另一端分别与电源地连接,二极管(VD1)的另一端与电阻(R13)的一端连接,集成芯片(U4)的第3脚与电源地连接,集成芯片(U4)的第5脚分别与集成芯片(U4)的第6脚和电容(C9)的一端连接,并且与电源+5V连接,集成芯片(U4)的第8脚分别与电阻(R13)的另一端、电容(E1)的正极端以及电容(C3)的一端连接,电容(C3)的另一端、电容(E1)的负极端以及电容(C9)的另一端分别与电源地连接。
5.根据权利要求1所述的基于m-bus总线可识别负载类型的智能调光控制器,其特征在于:所述的可控硅输出电流检测电路包括有电阻(R3),处理器(U2)的第59脚与电阻(R3)的一端连接,电阻(R3)的另一端分别与运放集成芯片(U3)的第7脚连接和电阻(R7)一端连接,运放集成芯片(U3)的第5脚与电源地连接,运放集成芯片(U3)的第6脚分别与电阻(R7)另一端连接、与电阻(R11)的一端以及电阻(R6)的一端连接,运放集成芯片(U3)的第1脚分别与二极管(D2)的一端和二极管(D1)的一端连接,二极管(D2)分别与电阻(R11)的另一端和电阻(R5)的一端连接,运放集成芯片(U3)的第2脚分别与二极管(D1)的另一端、电阻(R5)的另一端以及电阻(R4)的一端连接,运放集成芯片(U3)的第3脚、互感器(T1)的第5脚以及电阻(R1)的一端分别与电源地连接,运放集成芯片(U3)的第4脚与电容(C5)的一端连接,且与电源+5V连接,运放集成芯片(U3)的第11脚与电容(C4)的一端连接,且与电源-5V连接,电容(C5)与电容(C4)的另一端分别与电源地连接,互感器(T1)的第6脚分别与电阻(R1)的另一端、电阻(R4)的另一端以及电阻(R6)的另一端连接,互感器(T1)的第1脚分别与互感器(T1)的第2脚和输出端(P1)的第1脚连接,互感器(T1)的第3脚分别与互感器(T1)的第4脚和电感(L1)的另一端连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥伊科耐信息科技股份有限公司,未经合肥伊科耐信息科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201420731971.9/1.html,转载请声明来源钻瓜专利网。