[发明专利]信号处理装置有效
申请号: | 201480026141.9 | 申请日: | 2014-03-05 |
公开(公告)号: | CN105229964B | 公开(公告)日: | 2018-05-29 |
发明(设计)人: | 橘川雄亮;平井晓人;平峰正信;中沟英之;川上宪司 | 申请(专利权)人: | 三菱电机株式会社 |
主分类号: | H04L7/02 | 分类号: | H04L7/02;H04L7/00;H04L25/49 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 李辉;龚晓娟 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟生成电路 检测结果 延迟 曼彻斯特编码 数据检测电路 信号处理装置 判定电路 转变点 判定 输出 | ||
第1时钟生成电路(21)生成在比被曼彻斯特编码的周期为T的接收信号的各数据的转变点延迟αT(0.5<α<1.0)的定时上升的第1时钟。第2时钟生成电路(22)生成在延迟与αT不同的βT(0.5<β<1.0)的定时上升的第2时钟。数据检测电路(31)根据第1时钟和第2时钟,输出接收信号的第1和第2检测结果,利用判定电路(41)基于第1和第2检测结果进行接收信号的判定。
技术领域
本发明涉及在有线或者无线通信装置等中使用的、对被曼彻斯特编码的接收信号进行处理的信号处理装置。
背景技术
当前,作为处理被曼彻斯特编码的接收信号的信号处理装置,存在例如在专利文献1中所示的装置。该装置设置有根据被曼彻斯特编码的接收信号估计波形失真等的接收状态的状态估计电路、和使用接收信号生成再现时钟的时钟再现电路,并且准备作为时钟再现电路的基准信号的参考,根据从状态估计电路输出的波形信息和从时钟再现电路输出的再现时钟来修正参考或者采样点,根据每1数据的多个采样点求出接收信号与参考的相关性,并根据该相关值输出判定结果。
在先技术文献
专利文献
专利文献1:日本特开平11-88447号公报
发明内容
发明要解决的课题
在上述那样的现有装置中,通过进行每1数据的多个采样的数据检测,能够使噪声或干扰等导致的判定结果的错误率变小。但是,每当在对每1数据获取多个采样点的信息时,都需要作为时钟再现电路的基准信号的参考,因而存在难以实现低耗电化的问题。
本发明就是为了解决上述那样的课题而完成的,其目的在于获得一种能够使判定结果的错误率变小且能够实现低耗电化的信号处理装置。
用于解决课题的手段
本发明的信号处理装置具有:第1时钟生成电路,其生成在比被曼彻斯特编码的周期为T的接收信号的各数据的转变点延迟αT(0.5<α<1.0)的定时上升(立ち上がる)的第1时钟;第2时钟生成电路,其与所述第1时钟生成电路并联设置,生成在比接收信号的各数据的转变点延迟与αT不同的βT(0.5<β<1.0)的定时上升的第2时钟;数据检测电路,其根据第1时钟和第2时钟,输出接收信号的第1和第2检测结果;以及判定电路,其基于第1和第2检测结果进行接收信号的判定。
发明效果
本发明的信号处理装置因为不使用参考而生成2个定时不同的时钟,且在不同的2点对接收信号进行采样,因此能够使判定结果的错误率变小,并且能够实现低耗电化。
附图说明
图1是示出本发明的实施方式1的信号处理装置的结构图。
图2是示出本发明的实施方式1的信号处理装置的信号波形的说明图。
图3是示出具有本发明的实施方式1的信号处理装置的单脉冲生成电路的时钟生成电路的结构图。
图4是示出使用具有本发明的实施方式1的信号处理装置的单脉冲生成电路的时钟生成电路的情况下的信号波形的说明图。
图5是示出本发明的实施方式2的信号处理装置的信号波形的说明图。
图6是示出本发明的实施方式3的信号处理装置的结构图。
图7是示出本发明的实施方式3的信号处理装置的信号波形的说明图。
图8是示出本发明的实施方式4的信号处理装置的信号波形的说明图。
图9是示出本发明的实施方式5的信号处理装置的结构图。
图10是示出本发明的实施方式5的信号处理装置的信号波形的说明图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三菱电机株式会社,未经三菱电机株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201480026141.9/2.html,转载请声明来源钻瓜专利网。