[发明专利]信息处理装置、信息处理方法以及程序有效
申请号: | 201480040271.8 | 申请日: | 2014-11-20 |
公开(公告)号: | CN105378678B | 公开(公告)日: | 2019-07-02 |
发明(设计)人: | 井上笃 | 申请(专利权)人: | 株式会社东芝 |
主分类号: | G06F11/22 | 分类号: | G06F11/22;G06F11/00;G06F13/00;G06F13/38 |
代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 杨谦;房永峰 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 信息处理 装置 方法 以及 程序 | ||
实施方式的信息处理装置具备缓冲器、存储器和控制部。缓冲器能够存储传送对象的数据。存储器能够保存向缓冲器中写入了规定的异常检测用数据这一情况以及由控制第1控制对象的外部控制部写入的缓冲器的异常检测结果。控制部控制与第1控制对象不同的第2控制对象,将向外部控制部传送的异常检测用数据写入缓冲器,使将异常检测用数据写入了缓冲器这一情况保存于存储器,在异常检测结果表示检测到异常的情况下,禁止向缓冲器具有的存储区域中的至少被检测到异常的存储区域的数据写入。
技术领域
本发明涉及信息处理装置、信息处理方法以及程序。
背景技术
具有进行数据的运算处理且控制对象分别不同的MPU(Micro-Processing Unit)的通信系统具有当在协作动作的MPU间进行数据的交换时将该数据暂时保存、补偿MPU间的处理速度及传送速度的差的缓冲器。根据该通信系统,能够提高在数据总线的总线宽度不同的MPU间进行数据的交换时的数据的传送速度。
现有技术文献
专利文献
专利文献1:日本特开2005-71075号公报
发明内容
发明要解决的课题
但是,在上述的通信系统中,缓冲器只不过提供存储数据的功能,所以即使由于缓冲器的数据写入时或数据读出时的异常而向接收侧的MPU发送异常数据,也无法在发送侧的MPU以及接收侧的MPU的任一方中确认数据异常的有无,存在由于缓冲器的异常而导致异常数据被传送的课题。
用于解决课题的手段
实施方式的信息处理装置具备缓冲器、存储器和控制部。缓冲器能够存储传送对象的数据。存储器能够保存向缓冲器写入了规定的异常检测用数据这一情况以及由控制第1控制对象的外部控制部写入的缓冲器的异常检测结果。控制部控制与第1控制对象不同的第2控制对象,将向外部控制部传送的异常检测用数据写入缓冲器,使将异常检测用数据写入了缓冲器这一情况保存于存储器,在异常检测结果表示检测到异常的情况下,禁止向缓冲器具有的存储区域中的至少被检测到异常的上述存储区域写入数据。
附图说明
图1是表示第一实施方式的信息处理装置的结构的框图。
图2是表示第一实施方式的信息处理装置的硬件结构的图。
图3是表示第一实施方式的信息处理装置具备的MPU的功能结构的框图。
图4是表示第一实施方式的信息处理装置具备的外部MPU的功能结构的框图。
图5是表示第一实施方式的信息处理装置具备的缓冲器的结构的图。
图6是表示第一实施方式的信息处理装置具备的寄存器的结构的图。
图7是用于说明在第一实施方式的信息处理装置具备的MPU中检测缓冲器的异常的处理的图。
图8是用于说明在第一实施方式的信息处理装置具备的外部MPU中检测缓冲器的异常的处理的图。
图9是表示第一实施方式的信息处理装置中的检测缓冲器的异常的处理的流程的流程图。
图10是表示第二实施方式的信息处理装置具备的MPU的功能结构的框图。
图11是表示第二实施方式的信息处理装置具备的外部MPU的功能结构的框图。
图12是表示第二实施方式的信息处理装置具备的寄存器的结构的图。
图13是用于说明在第二实施方式的信息处理装置具备的MPU中检测缓冲器的异常的处理的图。
图14是用于说明在第二实施方式的信息处理装置具备的外部MPU中检测缓冲器的异常的处理的图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社东芝,未经株式会社东芝许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201480040271.8/2.html,转载请声明来源钻瓜专利网。