[发明专利]基于100G通信的以太网测试仪表及测试方法在审
申请号: | 201510021468.3 | 申请日: | 2015-01-15 |
公开(公告)号: | CN104660461A | 公开(公告)日: | 2015-05-27 |
发明(设计)人: | 朱天全;鲍胜青;赵改革 | 申请(专利权)人: | 北京奥普维尔科技有限公司 |
主分类号: | H04L12/26 | 分类号: | H04L12/26 |
代理公司: | 北京爱普纳杰专利代理事务所(特殊普通合伙) 11419 | 代理人: | 何自刚 |
地址: | 100085 北京*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 100 通信 以太网 测试 仪表 方法 | ||
1.一种基于100G通信的以太网测试仪表,其特征在于,由FPGA可编程逻辑器件实现,包括:
100G光模块,用于接收串行100G光信号,并将其转换为并行10×10G,或4×25G电信号,然后与FPGA之间进行数据交换;
高速缓存单元,用于在FPGA读取到所述并行数据后对其进行缓存;
主控单元,用于向FPGA发出测试指令;
逻辑处理单元,用于接收所述测试指令,对所述高速缓存单元缓存的并行数据进行以太网帧结构测试。
2.根据权利要求1所述的基于100G通信的以太网测试仪表,其特征在于,还包括电源单元,用于完成系统上电时序的控制。
3.根据权利要求2所述的基于100G通信的以太网测试仪表,其特征在于,还包括时钟单元,用于完成时钟的输入与输出。
4.根据权利要求3所述的基于100G通信的以太网测试仪表,其特征在于,所述时钟单元采用双FPGA配置结构,其中一个FPGA用于完成与100G光模块的通信,以及以太网测试逻辑的完成,另一个FPGA用于完成信号电平的转换与部分接口的实现。
5.根据权利要求4所述的基于100G通信的以太网测试仪表,其特征在于,所述时钟单元包括本地时钟与外时钟接口;其中,
本地时钟用于保证系统的正常工作;
外时钟接口用于外部时钟的输入,或对外输出时钟,以对外部时钟进行测试。
6.根据权利要求5所述的基于100G通信的以太网测试仪表,其特征在于,所述本地时钟包括锁相环芯片,用于对输入的时钟进行锁相。
7.根据权利要求6所述的基于100G通信的以太网测试仪表,其特征在于,所述主控单元还连接有接口模块、数据存储模块,以及显示模块,其中,
所述接口模块包括:RJ-45以太网接口,RS232接口,USB接口;
所述数据存储模块包括:FLASH存储模块,外置USB存储模块;
所述显示模块包括:触摸显示屏。
8.一种基于100G通信的以太网测试仪表的测试方法,其特征在于,由FPGA可编程逻辑器件实现,包括:
100G光模块接收串行100G光信号,并将其转换为并行10×10G,或4×25G电信号,然后与FPGA之间进行数据交换;
高速缓存单元在FPGA读取到所述并行数据后对其进行缓存;
主控单元向FPGA发出测试指令;
逻辑处理单元接收所述测试指令,对所述高速缓存单元缓存的并行数据进行以太网帧结构测试。
9.根据权利要求8所述的基于100G通信的以太网测试仪表的测试方法,其特征在于,所述以太网帧结构为满足802.3ba的100GE以太网帧结构。
10.根据权利要求9所述的基于100G通信的以太网测试仪表的测试方法,其特征在于,所述进行以太网帧结构测试包括测试:吞吐量、时延、帧丢失、背靠背。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京奥普维尔科技有限公司;,未经北京奥普维尔科技有限公司;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510021468.3/1.html,转载请声明来源钻瓜专利网。