[发明专利]驱动电路、集成电路装置以及电荷泵电路的控制方法有效
申请号: | 201510125682.3 | 申请日: | 2015-03-20 |
公开(公告)号: | CN104935162B | 公开(公告)日: | 2019-02-26 |
发明(设计)人: | 德田泰信 | 申请(专利权)人: | 精工爱普生株式会社 |
主分类号: | H02M3/07 | 分类号: | H02M3/07 |
代理公司: | 北京金信知识产权代理有限公司 11225 | 代理人: | 苏萌萌;许梅钰 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 驱动 电路 集成电路 装置 以及 电荷 控制 方法 | ||
1.一种驱动电路,具备:
输出电路,其具有将对电荷泵电路进行驱动的第一驱动时钟信号输出至所述电荷泵电路的第一输出节点以及将对所述电荷泵电路进行驱动的第二驱动时钟信号输出至所述电荷泵电路的第二输出节点,
所述输出电路根据第一时钟信号和在所述第一时钟信号的电压电平变化的期间内电压电平不变的信号即第二时钟信号,来生成所述第一驱动时钟信号以及所述第二驱动时钟信号,
且所述输出电路根据所述第二时钟信号,在所述第二时钟信号为低电平且所述第一驱动时钟信号的电压电平变化之前的期间内以提高所述第一输出节点的阻抗的方式进行控制,
在所述第二时钟信号为低电平的期间且所述第二驱动时钟信号的电压电平变化之前的期间内,以提高所述第二输出节点的阻抗的方式进行控制,
在以提高所述第一输出节点和所述第二输出节点中的一方的阻抗的方式进行控制的期间的下一个期间内,以提高所述第一输出节点和所述第二输出节点中的另一方的阻抗的方式进行控制。
2.如权利要求1所述的驱动电路,其中,
所述输出电路在所述第一时钟信号的电压电平变化的时刻之前的期间内,以提高所述第一输出节点和所述第二输出节点中的一方的阻抗的方式进行控制,
在所述第一驱动时钟信号的电压电平变化的时刻之后的期间内,以提高所述第一输出节点和所述第二输出节点中的另一方的阻抗的方式进行控制。
3.如权利要求1所述的驱动电路,其中,
所述第二时钟信号的频率为所述第一时钟信号的频率的两倍。
4.如权利要求1至3中的任一项所述的驱动电路,其中,
所述输出电路包括第一传导型的第一晶体管、第二传导型的第二晶体管和第三晶体管、第一传导型的第四晶体管以及第二传导型的第五晶体管和第六晶体管,
所述第一晶体管被连接于第一电位与所述第一输出节点之间,
所述第二晶体管和所述第三晶体管被串联连接于第二电位与所述第一输出节点之间,
所述第一晶体管和所述第二晶体管根据所述第一时钟信号的反相信号而被驱动,
所述第三晶体管根据所述第二时钟信号而被驱动,
所述第四晶体管被连接于所述第一电位与所述第二输出节点之间,
所述第五晶体管和所述第六晶体管被串联连接于所述第二电位与所述第二输出节点之间,
所述第四晶体管和所述第五晶体管根据所述第一时钟信号而被驱动,
所述第六晶体管根据所述第二时钟信号而被驱动。
5.一种集成电路装置,包括:
权利要求1至4中的任一项所述的驱动电路;
所述电荷泵电路。
6.一种电荷泵电路的控制方法,包括:
生成工序,根据第一时钟信号和在所述第一时钟信号的电压电平变化的期间内电压电平不变的信号即第二时钟信号,来生成对电荷泵电路进行驱动的第一驱动时钟信号和第二驱动时钟信号;
控制工序,根据所述第二时钟信号,而在所述第二时钟信号为低电平且所述第一驱动时钟信号的电压电平变化之前的期间内,以提高输出所述第一驱动时钟信号的第一输出节点的阻抗的方式进行控制,并在所述第二时钟信号为低电平的期间且所述第二驱动时钟信号的电压电平变化之前的期间内,以提高输出所述第二驱动时钟信号的第二输出节点的方式进行控制,
在所述控制工序中,在以提高所述第一输出节点和所述第二输出节点中的一方的方式进行控制的期间的下一个期间内,以提高所述第一输出节点和所述第二输出节点中的另一方的方式进行控制。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于精工爱普生株式会社,未经精工爱普生株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510125682.3/1.html,转载请声明来源钻瓜专利网。