[发明专利]一种阵列基板、显示面板及显示装置有效
申请号: | 201510126336.7 | 申请日: | 2015-03-20 |
公开(公告)号: | CN104701352B | 公开(公告)日: | 2017-06-30 |
发明(设计)人: | 邹祥祥 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
主分类号: | H01L27/32 | 分类号: | H01L27/32 |
代理公司: | 北京同达信恒知识产权代理有限公司11291 | 代理人: | 黄志华 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 阵列 显示 面板 显示装置 | ||
技术领域
本发明涉及显示技术领域,尤其涉及一种阵列基板、显示面板及显示装置。
背景技术
随着显示技术的不断发展,发光二极管(Light Emitting Diode,LED)、有机发光二极管(Organic Light Emitting Diode,OLED)及等离子显示器(Plasma Display Panel,PDP)等平板显示器发展迅速。
目前,窄边框甚至无边框是现有的显示领域的发展趋势。下面以现有的OLED为例进行说明,OLED的阵列基板,如图1所示,包括:显示区域101和包围该显示区域101的外围区域102;其中,显示区域101内设置有用于显示的多个像素结构103,外围区域102内设置有用于对各像素结构103加载驱动信号的外围走线104,外围区域102的宽度为OLED的边框的宽度(如图1所示的a所示)。为了实现窄边框的设计,一般采用将栅极驱动电路整合于OLED的阵列基板上(Gate On Array,GOA)的技术,即在阵列基板的外围区域内形成栅极驱动电路。然而,整合于OLED的阵列基板上的栅极驱动电路仍然会占据一定的宽度,制约OLED的窄边框的发展。
因此,如何进一步地减小平板显示器的边框的宽度,是本领域技术人员亟需解决的技术问题。
发明内容
有鉴于此,本发明实施例提供了一种阵列基板、显示面板及显示装置,用以进一步地减小平板显示器的边框的宽度。
因此,本发明实施例提供了一种阵列基板,包括:衬底基板,以及位于所述衬底基板上的外围走线和多个像素结构;
至少一个所述像素结构在所述衬底基板的正投影与所述外围走线所在的外围区域在所述衬底基板的正投影具有重叠区域;
所述外围走线所在膜层位于所述像素结构所在膜层与所述衬底基板之间;或者,所述外围走线所在膜层位于所述像素结构所在膜层背向所述衬底基板的一侧。
在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,还包括:位于所述衬底基板上的交叉而置且相互绝缘的多条数据线和多条栅线;各所述数据线和各所述栅线在所述衬底基板的正投影与所述外围走线在所述衬底基板的正投影互不重叠;
位于所述重叠区域以外的像素结构和与该像素结构对应的栅线和数据线中,相邻的两条数据线和相邻的两条栅线限定一个像素结构。
在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述外围走线所在膜层位于所述像素结构所在膜层与所述衬底基板之间;所述阵列基板还包括:位于所述衬底基板与所述像素结构所在膜层之间且在所述衬底基板上依次设置的与各所述像素结构对应的薄膜晶体管、第一钝化层、金属桥和第二钝化层;所述像素结构为有机电致发光结构;
与位于所述重叠区域内的有机电致发光结构对应的薄膜晶体管的漏极通过贯穿所述第一钝化层的第一过孔与所述金属桥电性连接,该金属桥通过贯穿所述第二钝化层的第二过孔与该有机电致发光结构中的阳极电性连接;
与位于所述重叠区域以外的有机电致发光结构对应的薄膜晶体管的漏极通过贯穿所述第一钝化层和所述第二钝化层的第三过孔与该有机电致发光结构中的阳极电性连接。
在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,所述外围走线所在膜层位于所述像素结构所在膜层背向所述衬底基板的一侧;所述阵列基板还包括:在所述像素结构所在膜层背向所述衬底基板的一侧依次设置的第二钝化层、金属桥、第一钝化层和与各所述像素结构对应的薄膜晶体管;所述像素结构为有机电致发光结构;
与位于所述重叠区域内的有机电致发光结构对应的薄膜晶体管的漏极通过贯穿所述第一钝化层的第一过孔与所述金属桥电性连接,该金属桥通过贯穿所述第二钝化层的第二过孔与该有机电致发光结构中的阳极电性连接;
与位于所述重叠区域以外的有机电致发光结构对应的薄膜晶体管的漏极通过贯穿所述第一钝化层和所述第二钝化层的第三过孔与该有机电致发光结构中的阳极电性连接。
在一种可能的实现方式中,在本发明实施例提供的上述阵列基板中,还包括:位于所述衬底基板上的交叉而置且相互绝缘的多条数据线和多条栅线;各所述数据线和各所述栅线在所述衬底基板的正投影与所述外围走线在所述衬底基板的正投影互不重叠;
每个所述像素结构沿所述栅线的延伸方向的宽度大于相邻的两条数据线之间的距离;和/或,每个所述像素结构沿所述数据线的延伸方向的宽度大于相邻的两条栅线之间的距离。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510126336.7/2.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L27-00 由在一个共用衬底内或其上形成的多个半导体或其他固态组件组成的器件
H01L27-01 .只包括有在一公共绝缘衬底上形成的无源薄膜或厚膜元件的器件
H01L27-02 .包括有专门适用于整流、振荡、放大或切换的半导体组件并且至少有一个电位跃变势垒或者表面势垒的;包括至少有一个跃变势垒或者表面势垒的无源集成电路单元的
H01L27-14 . 包括有对红外辐射、光、较短波长的电磁辐射或者微粒子辐射并且专门适用于把这样的辐射能转换为电能的,或适用于通过这样的辐射控制电能的半导体组件的
H01L27-15 .包括专门适用于光发射并且包括至少有一个电位跃变势垒或者表面势垒的半导体组件
H01L27-16 .包括含有或不含有不同材料结点的热电元件的;包括有热磁组件的