[发明专利]一种时延对齐方法及设备有效
申请号: | 201510129263.7 | 申请日: | 2015-03-23 |
公开(公告)号: | CN104780036B | 公开(公告)日: | 2018-09-28 |
发明(设计)人: | 蔡志龙 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | H04L7/00 | 分类号: | H04L7/00;H04B7/06 |
代理公司: | 深圳市深佳知识产权代理事务所(普通合伙) 44285 | 代理人: | 王仲凯 |
地址: | 518129 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 对齐 方法 设备 | ||
1.一种时延对齐方法,其特征在于,包括:
分别配置主芯片和从芯片的第一级环路的随路定时,其中,第一级环路的随路定时时延补偿量与数据通路时延量一致,以保证随路定时时延路径与数据处理时延完全一致;
分别配置主芯片和从芯片的第一级环路的基准定时;
分别获取主芯片的第一级环路的基准定时到随路定时的距离以及从芯片的第一级环路的基准定时到随路定时的距离,得到第一定时距离和第二定时距离;
根据所述第一定时距离和所述第二定时距离计算得到第一数据时延差;
根据所述第一数据时延差配置主芯片的第一数据时延补偿量,以完成主芯片和从芯片间第一级环路的数据时延对齐。
2.根据权利要求1所述的方法,其特征在于,所述方法还包括:
分别配置主芯片和从芯片的第二级环路的基准定时;
分别获取主芯片和从芯片的第二级环路的随路定时;其中,所述主芯片的第二级环路的随路定时为所述主芯片的第一级环路的基准定时过异步后的定时,所述从芯片的第二级环路的随路定时为所述从芯片的第一级环路的基准定时过异步后的定时;
分别获取主芯片的第二级环路的基准定时到随路定时的距离以及从芯片的第二级环路的基准定时到随路定时的距离,得到第三定时距离和第四定时距离;
根据所述第三定时距离和所述第四定时距离计算得到第二数据时延差;
根据所述第二数据时延差配置主芯片的第二数据时延补偿量,以完成主芯片和从芯片间第二级环路的数据时延对齐。
3.根据权利要求2所述的方法,其特征在于,所述第二级环路的基准定时与所述第一级环路的基准定时共用一个基准定时。
4.根据权利要求1至3任一项所述的方法,其特征在于,所述分别配置主芯片和从芯片的第一级环路的基准定时具体包括:
将本地定时模块输出的定时配置为主芯片的第一级环路的基准定时;
将所述主芯片的第一级环路的基准定时过异步后的定时配置为从芯片的第一级环路的基准定时。
5.根据权利要求4所述的方法,其特征在于,所述将所述主芯片的第一级环路的基准定时过异步后的定时配置为从芯片的第一级环路的基准定时之后还包括:
配置从芯片的第一级环路的基准定时时延补偿量,以使主芯片的第一级环路和从芯片的第一级环路间的基准定时对齐。
6.根据权利要求1至3任一项所述的方法,其特征在于,所述分别配置主芯片和从芯片的第二级环路的基准定时具体包括:
将所述主芯片的第一级环路的基准定时配置为主芯片的第二级环路的基准定时;
将所述主芯片的第一级环路的基准定时通过印制电路板PCB输入到从芯片过异步后的定时配置为从芯片的第二级环路的基准定时。
7.根据权利要求6所述的方法,其特征在于,所述将所述主芯片的第一级环路的基准定时通过印制电路板PCB输入到从芯片过异步后的定时配置为从芯片的第二级环路的基准定时之后还包括:
配置从芯片的第二级环路的基准定时时延补偿量,以使主芯片的第二级环路和从芯片的第二级环路间的基准定时对齐。
8.一种时延对齐设备,其特征在于,包括:
第一配置单元,用于分别配置主芯片和从芯片的第一级环路的随路定时,其中,第一级环路的随路定时时延补偿量与数据通路时延量一致;
第二配置单元,用于分别配置主芯片和从芯片的第一级环路的基准定时;
第一获取单元,用于分别获取主芯片的第一级环路的基准定时到随路定时的距离以及从芯片的第一级环路的基准定时到随路定时的距离,得到第一定时距离和第二定时距离;
第一计算单元,用于根据所述第一定时距离和所述第二定时距离计算得到第一数据时延差;
第三配置单元,用于根据所述第一数据时延差配置主芯片的第一数据时延补偿量,以完成主芯片和从芯片间第一级环路的数据时延对齐。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510129263.7/1.html,转载请声明来源钻瓜专利网。