[发明专利]使用注入锁定振荡器的时钟及数据恢复电路及方法有效
申请号: | 201510130513.9 | 申请日: | 2015-03-24 |
公开(公告)号: | CN105099447B | 公开(公告)日: | 2018-11-09 |
发明(设计)人: | 刘学欣;洪志谦;林绍弘 | 申请(专利权)人: | 联发科技股份有限公司 |
主分类号: | H03L7/099 | 分类号: | H03L7/099 |
代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 李庆波 |
地址: | 中国台湾新竹科*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 使用 注入 锁定 振荡器 时钟 数据 恢复 电路 方法 | ||
1.一种时钟及数据恢复电路,其特征在于,包含:
一注入锁定振荡器,用于产生一恢复时钟讯号,该注入锁定振荡器包含:
一两级式环状振荡器;及
一注入开关,耦接于该两级式环状振荡器;
一脉冲产生器,耦接于该注入锁定振荡器,用于根据一数据输入讯号端的输入数据产生一脉冲讯号,以控制该注入锁定振荡器;及
一取样器,耦接于该数据输入讯号端及该注入锁定振荡器,用于根据该恢复时钟讯号进行数据取样;
一锁频回路,耦接于该注入锁定振荡器,用于更正该注入锁定振荡器内的一频率错误;该锁频回路包含:
一取样保持电路,耦接于该脉冲产生器及该注入锁定振荡器,用于由该注入锁定振荡器的一注入端点取样出一电压,并根据该注入锁定振荡器的一奇数周期或一偶数周期,将该电压储存于一保持电容内;及
一回路滤波器,耦接于该取样保持电路,用于接收来自该取样保持电路的该电压,并产生一控制电压以控制该注入锁定振荡器,该回路滤波器另用来控制该锁频回路的一讯号带宽,以使该锁频回路的该讯号带宽足够小而避免该时钟及数据恢复电路内的注入锁频机制发生干扰。
2.如权利要求1所述的时钟及数据恢复电路,其特征在于,另包含:
一倾斜补偿区块,耦接于该数据输入讯号端,用于补偿该输入数据并产生即将被该取样器取样的一补偿数据。
3.如权利要求1所述的时钟及数据恢复电路,其特征在于,该两级式环状振荡器的操作频率为该输入数据的速率的一半。
4.如权利要求1所述的时钟及数据恢复电路,其特征在于,另包含:
一延迟锁定回路,耦接于该注入锁定振荡器,用于搜寻出该输入数据中的一优化取样点;
其中该延迟锁定回路的一讯号带宽被设定为足够小,以避免该时钟及数据恢复电路内的注入锁频机制发生干扰。
5.如权利要求1所述的时钟及数据恢复电路,其特征在于,该两级式环状振荡器包含:
一第一级振荡器,包含:
一第一输入端;
一第二输入端;
一第一输出端;及
一第二输出端;及
一第二级振荡器,包含:
一第一输入端,耦接于该第一级振荡器的该第一输出端;
一第二输入端,耦接于该第一级振荡器的该第二输出端;
一第一输出端,耦接于该第一级振荡器的该第二输入端;及
一第二输出端,耦接于该第一级振荡器的该第一输入端。
6.如权利要求5所述的时钟及数据恢复电路,其特征在于,该两级式环状振荡器中的该第一级振荡器另包含:
一第一延迟单元,包含:
一输入端,耦接于该第一级振荡器的该第一输入端;及
一输出端,耦接于该第一级振荡器的该第一输出端;
一第二延迟单元,包含:
一输入端,耦接于该第一级振荡器的该第二输入端;及
一输出端,耦接于该第一级振荡器的该第二输出端;
一第三延迟单元,包含:
一输入端,耦接于该第二延迟单元的该输出端;及
一输出端,耦接于该第一延迟单元的该输出端;及
一第四延迟单元,包含:
一输入端,耦接于该第一延迟单元的该输出端;及
一输出端,耦接于该第二延迟单元的该输出端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510130513.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种基于压缩感知的信号处理方法
- 下一篇:一种环形振荡器的频率控制方法及电路