[发明专利]验钞装置、验钞系统及验钞方法有效
申请号: | 201510142451.3 | 申请日: | 2015-03-27 |
公开(公告)号: | CN104751558B | 公开(公告)日: | 2017-11-07 |
发明(设计)人: | 周艳玲 | 申请(专利权)人: | 深圳怡化电脑股份有限公司;深圳市怡化时代科技有限公司;深圳市怡化金融智能研究院 |
主分类号: | G07D7/00 | 分类号: | G07D7/00 |
代理公司: | 深圳市深软翰琪知识产权代理有限公司44380 | 代理人: | 吴雅丽 |
地址: | 518000 广东省深圳市福*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 装置 系统 方法 | ||
1.一种验钞方法,其特征在于,所述验钞方法包括:
同步信号发送步骤:FPGA单元产生并通过GPIO发送帧同步信号;
采集打包步骤:FPGA单元采集钞票对应的图像、磁性及厚度数据并打包发送;
初始化步骤:DSP单元根据接收到的帧同步信号产生GPIO中断,进行初始化操作并开启定时器以准备接收数据;
数据接收步骤:DSP单元接收验钞数据;
帧中断判断步骤:DSP单元判断是否产生帧中断,若是则进入帧中断处理步骤,若否则进入异常处理步骤;
帧中断处理步骤:DSP单元关闭定时器中断;
异常处理步骤:DSP单元触发定时器中断,异常计数器的值加1并关闭定时器;及
验钞判断步骤:DSP单元判断验钞是否结束,若是则结束流程,若否则返回同步信号发送步骤。
2.根据权利要求1所述的验钞方法,其特征在于,所述初始化步骤中初始化包括对通用并行接口、SPI及定时器进行初始化,并开启通用并行接口使能和SPI使能。
3.根据权利要求1所述的验钞方法,其特征在于,同步信号发送步骤包括:
同步信号产生子步骤:产生帧同步信号;及
同步信号判断子步骤:判断GPIO是否收到帧同步信号,若是则进入初始化步骤,若否则重复本步骤。
4.根据权利要求1所述的验钞方法,其特征在于,帧中断判断步骤和验钞判断步骤之间还包括运算步骤:对接收的验钞数据进行运算处理并输出验钞信息,其中,运算步骤可以单独置于帧中断处理步骤之后进行,也可以同时置于帧中断处理步骤和异常处理步骤之后进行。
5.根据权利要求1所述的验钞方法,其特征在于,所述验钞数据为经打包处理的单张钞票对应的图像、磁性及厚度数据。
6.一种验钞装置,其特征在于,所述验钞装置包括:
产生并通过GPIO发送帧同步信号的帧同步信号产生模块;
采集钞票对应的图像、磁性及厚度数据并打包发送的采集打包模块;
实时检测接收并转发所述帧同步信号的同步信号判断模块;
根据接收到的帧同步信号产生GPIO中断,进行初始化操作并产生开启定时器指令以准备接收数据的初始化模块;
接收验钞数据的数据接收模块;
判断是否产生帧中断的帧中断判断模块;
在产生帧中断时产生关闭定时器中断指令的帧中断处理模块;
在未产生帧中断时产生触发定时器中断指令、异常计数器累加指令及关闭定时器指令的异常处理模块;
根据开启定时器指令开始定时,根据关闭定时器中断指令关闭定时器中断,根据关闭定时器指令关闭定时的定时器;
根据异常计数器累加指令将自身值加1的异常计数器;及
判断验钞是否结束,若是则结束判断,若否则通知初始化模块继续进行验钞处理的验钞判断模块;
其中,所述帧同步信号产生模块和采集打包模块集成于FPGA单元中;
所述同步信号判断模块、初始化模块、数据接收模块、帧中断判断模块、帧中断处理模块、异常处理模块、定时器、异常计数器及验钞判断模块集成于DSP单元中,DSP单元还包括对接收的验钞数据进行运算处理并输出验钞信息的运算模块。
7.一种验钞系统,其特征在于,所述验钞系统包括如权利要求6所述的验钞装置,还包括连接于所述验钞装置,向验钞装置发送控制指令并接收验钞装置反馈信息的主控机。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳怡化电脑股份有限公司;深圳市怡化时代科技有限公司;深圳市怡化金融智能研究院,未经深圳怡化电脑股份有限公司;深圳市怡化时代科技有限公司;深圳市怡化金融智能研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510142451.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种音乐门铃
- 下一篇:一种带平板电脑的智能门