[发明专利]单电源的保留寄存器及集成电路有效
申请号: | 201510172490.8 | 申请日: | 2015-04-13 |
公开(公告)号: | CN104766622B | 公开(公告)日: | 2017-10-31 |
发明(设计)人: | 沈海斌;曾剑铭 | 申请(专利权)人: | 深圳市飞马与星月科技研究有限公司 |
主分类号: | G11C11/16 | 分类号: | G11C11/16;H03K3/356 |
代理公司: | 深圳市世纪恒程知识产权代理事务所44287 | 代理人: | 胡海国 |
地址: | 518000 广东省深圳市福田*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电源 保留 寄存器 集成电路 | ||
技术领域
本发明涉及集成电路技术领域,特别涉及一种单电源的保留寄存器及集成电路。
背景技术
保留寄存器(Retention Register)是集成电路低功耗技术中的一种重要单元,其广泛应用于电源门控技术(Power Gating)。保留寄存器的作用在于解决电源关断后寄存器的数据丢失问题。电源门控技术是指在电路系统工作中,把一些暂时不需要使用的模块的电源切断,从而降低整个电路系统的功耗。
现有技术中,为了在模块断电时(即主电源关断时)实现数据的保存,其保留寄存器需要使用数据保留电路,通过辅助电源(Backup Power)对数据保留电路进行供电,从而使得当模块的主电源关断后,其数据保留电路仍然可以继续工作,从而实现该模块的数据保存。然而,使用辅助电源对数据保留电路进行供电以实现数据保存的方式,存在以下两个缺点:(一)增加了电路的待机功耗。由于当模块的主电源关断后,其数据保留电路仍然在工作,因此,当寄存器数量较多时,会引起较大的待机功耗;(二)增加了电路的布局布线难度。一方面,由于使用双电源供电(即主电源供电+辅助电源供电),在对电路进行布局布线时,不仅需要为主电源留出布线空间,还需要为辅助电源留出布线空间;另一方面,由于主电源关断后,数据保留电路仍在工作,因此,数据保留电路的控制信号不能被关断,故必须使用常通电标准单元(Always On Standard Cell)来传输这些控制信号,而常通电标准单元需要占用额外的面积。
发明内容
本发明的主要目的是提供一种待机功耗小且布局布线简单的单电源的保留寄存器。
为实现上述目的,本发明提供一种单电源的保留寄存器,所述单电源的保留寄存器包括寄存器主级电路、寄存器从级电路和由STT-MTJ构成数据存储单元的STT-MTJ读写电路;其中,
所述寄存器主级电路的输入端为所述保留寄存器的信号输入端,所述寄存器主级电路的输出端与所述寄存器从级电路的输入端连接;所述寄存器从级电路的输出端为所述保留寄存器的信号输出端;所述STT-MTJ读写电路与所述寄存器从级电路连接。
优选地,所述寄存器主级电路包括第一传输门、第二传输门、第一反相器和第二反相器;其中,
所述第一传输门的输入端为所述寄存器主级电路的输入端,所述寄存器主级电路的输入端与所述保留寄存器的信号输入端连接,所述第一传输门的输出端与所述第一反相器的输入端连接,所述第一传输门的PMOS控制端与所述保留寄存器的时钟信号连接,所述第一传输门的NMOS控制端与所述时钟信号的反向信号连接;所述第一反相器的输出端为所述寄存器主级电路的输出端,所述寄存器主级电路的输出端分别与所述第二反相器的输入端及所述寄存器从级电路的输入端连接;所述第二反相器的输出端与所述第二传输门的输入端连接;所述第二传输门的输出端与所述第一传输门的输出端连接,所述第二传输门的PMOS控制端与所述时钟信号的反向信号连接,所述第二传输门的NMOS控制端与所述时钟信号连接。
优选地,所述寄存器从级电路包括第三传输门、第四传输门、第五传输门、第六传输门、第三反相器、第四反相器、第五反相器、第六反相器、第七反相器;其中,
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市飞马与星月科技研究有限公司,未经深圳市飞马与星月科技研究有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510172490.8/2.html,转载请声明来源钻瓜专利网。