[发明专利]一种视频交替复用输出的方法在审
申请号: | 201510188334.0 | 申请日: | 2015-04-21 |
公开(公告)号: | CN104780350A | 公开(公告)日: | 2015-07-15 |
发明(设计)人: | 罗承志 | 申请(专利权)人: | 深圳市智敏科技有限公司 |
主分类号: | H04N7/18 | 分类号: | H04N7/18;H04N5/268 |
代理公司: | 深圳市康弘知识产权代理有限公司 44247 | 代理人: | 胡朝阳;孙洁敏 |
地址: | 518000 广东省深圳市龙岗区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 视频 交替 输出 方法 | ||
技术领域
本发明涉及安防监控视音频解码领域,尤其涉及视频倍频输出的方法。
背景技术
现有视频监控视频解码上墙显示中,一般都是利用海思HI3531类芯片、或者TI相关芯片进行解码后输出显示。
如图1所示,单片HI3531芯片具备4路1080P视频源实时解码,或者8路720P、或者16路D1格式、或者32路CIF格式视频解码,但HI3531芯片只提供一个HDMI、一个VGA视频输出,另一个BT1120接口输出只能和HDMI或VGA同源输出,即一片HI3531芯片只能同时提供2个视频接出口。因此,HI3531芯片的输出限制了资源的最大化利用,若是采用多片HI3531芯片,不仅是造成产品体积过大,而且成本也成倍增加。
而一般安防监控的视频源在每秒25帧左右,但是监视器一般可以接收60帧/秒显示或接收30帧/秒显示,HI3531提供60帧/秒视频输出,三者的视频输入输出速率不一致,导致部分资源空置浪费。
发明内容
本发明为了解决上述现有技术的问题,提出一种视频交替复用输出的方法,包括如下步骤:
步骤1:采用HI3531芯片接收安防监控的视频源;
步骤2:利用FPGA芯片接收HI3531芯片两个输出口的视频流,将每个输出口的视频流分离为两个视频源,并将分离后的两个视频源进行倍频处理后输出。
本发明通过利用FPGA芯片将HI3531芯片输出的视频流分流为两路视频流并进行倍频输出,使得HI3531芯片的输出得到了扩充,一片HI3531芯片加一片FPGA芯片,就达到了两片HI3531输出端口数的效果,并且由于FPGA芯片比HI3531芯片的成本要低,因此,可以大量节约成品的成本,并且体积也大大减少,更加容易实现模块化。
附图说明
图1为现有技术的工作原理图;
图2为本发明的工作原理图;
图3为本发明的流程图;
图4为本发明的一实施例的产品结构示意图。
具体实施方式
以下结合附图和实施例,说明本发明的结构原理。
如图2所示,本发明利用FPGA芯片接收HI3531芯片两个输出口的视频流,处理后形成两个视频源,并倍频输出,解决了单片HI3531芯片的输出限制。
如图3所示,一般安防监控的视频源在每秒25帧左右,而监视器一般接收60帧/秒显示或接收30帧/秒显示,HI3531提供60帧/秒视频输出,本发明就是利用HI3531芯片接收安防监控的视频源进行多路视频解码,然后FPGA芯片接收HI3531芯片两个输出口的视频流,FPGA芯片将每路视频流解码后的数据实现成标准30帧/秒,然后每两路视频流进行利用,即该两路视频流各一帧交替排列的方式,共同组成60帧/秒的视频,这样就可以实现每个输出口同时输出两个视频源,而HI3531具备两个输出口,这样就可以实现通过2个输出口实现4个视频源的视频解码输出,但此时只能算是两个视频图像,每个视频图像为两路视频的复合,以上工作过程可称之为视频交替复用。
如图4所示,可以把上述HI3531芯片做成一个模块单元,每片HI3531芯片可以提供2个物理HDMI输出口,该两个HDMI输出口中,每个输出口内都已经实现视频帧交错复用,然后每个HDMI输出接通过FPGA进行视频分离,一个HI3531解码就可以实现4个HDMI高清视频输出。 如需要更多的解码及输出,上述解码模块与模块间通过PCI-E3.0连接头相连接后,可实现更多路数的解码与输出。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市智敏科技有限公司,未经深圳市智敏科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510188334.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种机顶盒自动测试方法及系统
- 下一篇:视频装置管理装置、方法