[发明专利]一种用于CMOS图像传感器的高速流水输出型相关双采样电路有效
申请号: | 201510188429.2 | 申请日: | 2015-04-20 |
公开(公告)号: | CN104796638B | 公开(公告)日: | 2017-12-01 |
发明(设计)人: | 苏凯;韩本光;徐晚成;郭仲杰 | 申请(专利权)人: | 中国航天科技集团公司第九研究院第七七一研究所 |
主分类号: | H04N5/378 | 分类号: | H04N5/378;H04N5/374 |
代理公司: | 西安通大专利代理有限责任公司61200 | 代理人: | 徐文权 |
地址: | 710068 *** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 用于 cmos 图像传感器 高速 流水 输出 相关 采样 电路 | ||
1.一种用于CMOS图像传感器的高速流水输出型相关双采样电路,其特征在于,包括第一运算放大器A1和第二运算放大器A2;
第一运算放大器A1和第二运算放大器A2的正向输入端分别输入第一偏置电压信号VCM1和第二偏置电压信号VCM2;第一运算放大器A1和第二运算放大器A2的负向输入端分别连接相关双采样电路的信号输入端VIN_ODD和信号输入端VIN_EVEN,其中,被采样的信号分为奇数列信号与偶数列信号,分别作为输入相关双采样电路的信号输入端VIN_ODD与信号输入端VIN_EVEN的信号;第一运算放大器A1和第二运算放大器A2的输出端连接形成相关双采样电路的输出端OUT;
第一运算放大器A1的负向输入端与相关双采样电路的信号输入端VIN_ODD之间接有第一电容C1,第一运算放大器A1的负向输入端与第一运算放大器A1的输出端之间并联设有第一开关S1和第一电容C2,第一运算放大器A1的输出端与相关双采样电路的输出端OUT之间设有第二开关S2;
第二运算放大器A2的负向输入端与相关双采样电路的信号输入端VIN_EVEN之间接有第三电容C3,第二运算放大器A2的负向输入端与第二运算放大器A2的输出端之间并联设有第三开关S3和第四电容C4,第二运算放大器A2的输出端与相关双采样电路的输出端OUT之间设有第四开关S4;
其中,控制第一开关S1、第四开关S4的时钟信号与控制第二开关S2、第三开关S3的时钟信号为周期相同的两相非交叠时钟控制信号。
2.根据权利要求1所述的一种用于CMOS图像传感器的高速流水输出型相关双采样电路,其特征在于,第一运算放大器A1的负向输入端与第一运算放大器A1的输出端之间还并联设有第五开关S5。
3.根据权利要求2所述的一种用于CMOS图像传感器的高速流水输出型相关双采样电路,其特征在于,第二运算放大器A2的负向输入端与第二运算放大器A2的输出端之间还并联设有第六开关S6;其中,控制第五开关S5、第六开关S6的时钟信号为预稳定时钟信号。
4.根据权利要求1所述的一种用于CMOS图像传感器的高速流水输出型相关双采样电路,其特征在于,第一电容C1的电容值与第三电容C3的电容值相同。
5.根据权利要求1所述的一种用于CMOS图像传感器的高速流水输出型相关双采样电路,其特征在于,第二电容C2的电容值与第四电容C4的电容值相同。
6.根据权利要求1所述的一种用于CMOS图像传感器的高速流水输出型相关双采样电路,其特征在于,第二电容C2的电容值是第一电容C1电容值的X倍,其中,X为任意实数。
7.根据权利要求1所述的一种用于CMOS图像传感器的高速流水输出型相关双采样电路,其特征在于,第四电容C4的电容值是第三电容C3电容值的X倍,其中,X为任意实数。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航天科技集团公司第九研究院第七七一研究所,未经中国航天科技集团公司第九研究院第七七一研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510188429.2/1.html,转载请声明来源钻瓜专利网。