[发明专利]基于折叠式比较器的STT‑RAM读取电路及控制方法有效
申请号: | 201510189983.2 | 申请日: | 2015-04-21 |
公开(公告)号: | CN104795095B | 公开(公告)日: | 2017-07-04 |
发明(设计)人: | 魏榕山;黄海舟;郭仕忠;王珏;胡惠文;张泽鹏;何明华 | 申请(专利权)人: | 福州大学 |
主分类号: | G11C11/16 | 分类号: | G11C11/16 |
代理公司: | 福州元创专利商标代理有限公司35100 | 代理人: | 蔡学俊 |
地址: | 350002 福*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 折叠式 比较 stt ram 读取 电路 控制 方法 | ||
技术领域
本发明涉及一种基于折叠式比较器的STT-RAM读取电路及控制方法。
背景技术
传统的随机存取存储器(RAM)如动态随机存取存储器(DRAM)具有比较低廉的价格,但是存取速度较慢、耐久性较差并且数据只能保存很短的一段时间。由于必须隔一段时间刷新一次数据,这又导致了功耗较大。静态随机存取存储器(SRAM)具有存取速度较快、功耗较低,非易失性等优点,但是价格昂贵、集成度较低。
近年来新兴的自旋转移力矩随机存取存储器(STT-RAM)由于其高密度、低漏电流、非易失性、超长的耐久性以及快速读写等优点,有望成为未来高速缓存的首选产品。
本专利基于一种新颖的树型读取电路方案,提出了可以有效降低该读取电路总体功耗的改进结构。这种新颖的树型读取方案采用开环放大器作为读取电路的比较器,开环放大器不需要重启时间,可以进行连续比较,故采用开环放大器可以提高电路的读取速度,具有读取时间短的优点。为了使开环放大器与数字系统对接时的可靠性更高,该读取方案采用输出电压摆幅更大的折叠式共源共栅电路作为开环放大器的基本结构可以进行连续比较,故采用折叠式共源共栅比较器可以提高电路的读取速度,具有读取时间短的优点。
发明内容
本发明的目的在于提供一种有效的提高读取速度,节省了功耗,增大了输出摆幅和增益,提高了与数字系统对接时整个读取电路的可靠性的基于折叠式比较器的STT-RAM读取电路及控制方法。
为实现上述目的,本发明的技术方案是:一种基于折叠式比较器的STT-RAM读取电路,包括一折叠式共源共栅比较器及与该折叠式共源共栅比较器连接的并行磁隧道结、控制逻辑电路和反相器,所述反相器还连接有第一D触发器和第二D触发器,所述第一D触发器和第二D触发器的时钟控制输入端分别连接至时钟输出模块的第一时钟信号输出端和第二时钟信号输出端,所述第一D触发器和第二D触发器的反相输出端分别输出并行磁隧道结中存储的高位数据和低位数据,所述控制逻辑电路还连接有一用于提供参考电压的外部电压输出电路,所述折叠式共源共栅比较器的第一MOS管的源极和第二MOS管的源极均连接至VDD端,所述第一MOS管的栅极连接第二MOS管的栅极,所述第一MOS管的漏极和第二MOS管的漏极分别连接第三MOS管的源极和第四MOS管的源极,所述第三MOS管的栅极和第四MOS管的栅极相连接,所述第三MOS管的漏极与第五MOS管的漏极相连接至第七MOS管及第八MOS管的栅极,所述第四MOS管的漏极和第六MOS管的漏极相连接至所述反相器的输入端,所述第五MOS管的栅极和第六MOS管的栅极相连接,所述第五MOS管的源极和第六MOS管的源极分别连接第七MOS管的漏极和第八MOS管的漏极,所述第一MOS管的漏极和第二MOS管的漏极还分别连接第十MOS管的漏极和第九MOS管的漏极,所述第九MOS管的源极和第十MOS管的源极相连接至第十一MOS管的漏极,所述第十一MOS管的源极与所述第七MOS管的源极和第八MOS管的源极相连接至地,所述第一MOS管的源极和第九MOS管的栅极分别连接至并行磁隧道结的两端,所述第九MOS管的栅极还连接至第十二MOS管的漏极,所述第十二MOS管的源极接地,所述第十二MOS管的栅极接至时钟信号发生器的主时钟信号输出端。
在本发明实施例中,所述控制逻辑电路包括由第一D触发器反相输出信号和第一时钟信号控制的双向开关电路,所述双向开关电路包括相互连接的第一双向开关和第二双向开关,所述双向开关电路用于控制第十MOS管栅极与外部电压输出电路的第一、第二和第三参考电压输出端的连接。
在本发明实施例中,所述双向开关电路的工作原理为:当第一时钟信号为低电平时,控制第十MOS管栅极与外部电压输出电路的第二参考电压输出端连接,第九MOS管栅极采集的读取电压与所述第二参考电压进行比较,并输出比较结果Vout’;当第一时钟信号变为高电平,控制第一D触发器存储高位数据,并由第一D触发器的反相输出端输出高位数据;当高位数据为高电平时,控制第十MOS管栅极与外部电压输出电路的第三参考电压输出端连接;当高位数据为低电平时,控制第十MOS管栅极与外部电压输出电路的第一参考电压输出端连接,从而达到读取电路的控制功能。
在本发明实施例中,所述时钟输出模块包括第一延时电路、第二延时电路、第三双向开关和第四双向开关,所述第一延时电路和第二延时电路连接至主时钟信号输出端,所述第三双向开关和第四双向开关分别用于控制第一延时电路和第二延时电路与第一时钟信号输出端和第二时钟信号输出端的连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福州大学,未经福州大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510189983.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种热核电池
- 下一篇:用于读取数据的灵敏放大器及存储器