[发明专利]一种调制电路和调制方法有效
申请号: | 201510262696.X | 申请日: | 2015-05-21 |
公开(公告)号: | CN105187068B | 公开(公告)日: | 2018-10-12 |
发明(设计)人: | 王则坚 | 申请(专利权)人: | 联发科技股份有限公司 |
主分类号: | H03M3/00 | 分类号: | H03M3/00 |
代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 李庆波 |
地址: | 中国台湾新竹科*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 调制 电路 方法 | ||
1.一种调制电路,其特征在于,包括模拟阶段和数字阶段,所述模拟阶段包括:
模拟量化器,所述模拟量化器用于对模拟量化输入信号进行采样和量化,以产生数字输入信号至所述数字阶段;
所述数字阶段包括:
数字量化器,用于接收和截断数字量化输入信号以产生数字量化输出信号;以及
补偿电路,耦接于所述数字量化器,用于补偿该调制电路的时间延迟以及产生补偿输出信号,其中,所述数字量化输入信号是通过从数字积分输出信号中减去所述补偿输出信号所产生的,以在截断所述数字量化输入信号之前补偿所述时间延迟;
其中,所述时间延迟包括所述模拟量化器采样和量化所述模拟量化输入信号的时间,以及所述数字量化输出信号反馈至所述模拟阶段的时间。
2.如权利要求1所述的调制电路,其特征在于,所述调制电路进一步包括数字积分器,用于接收数字输入信号以及产生所述数字积分输出信号。
3.如权利要求1或2所述的调制电路,其特征在于,所述调制电路进一步包括第一加法器,用于从所述数字积分输出信号中减去所述补偿输出信号以输出所述数字量化输入信号。
4.如权利要求1所述的调制电路,其特征在于,所述调制电路进一步包括数模转换器,用于转换所述数字量化输出信号以及产生模拟输出信号。
5.如权利要求4所述的调制电路,其特征在于,所述调制电路进一步包括第二加法器,用于从第一模拟输入信号中减去所述模拟输出信号以产生第二模拟输入信号。
6.如权利要求5所述的调制电路,其特征在于,所述调制电路进一步包括耦接于所述第二加法器的模拟积分器,用于接收所述第二模拟输入信号并对所述第二模拟输入信号进行积分以产生模拟量化输入信号。
7.如权利要求6所述的调制电路,其特征在于,所述模拟量化器耦接于所述模拟积分器。
8.如权利要求7所述的调制电路,其特征在于,所述补偿电路、所述数模转换器和所述模拟量化器由同一个时钟信号触发。
9.如权利要求1所述的调制电路,其特征在于,所述补偿电路包括触发器和数字乘法器。
10.一种调制电路,其特征在于,包括:
模拟量化器,用于接收第一输入信号以产生第一数字量化输入信号以及接收第二输入信号以产生第二数字量化输入信号,其中,所述第一输入信号和所述第二输入信号在不同的通道中产生;以及
处理电路,耦接于所述模拟量化器,用于补偿该调制电路的时间延迟,以及在补偿所述时间延迟之后截断所述第一数字量化输入信号以产生第一截断信号,以及在补偿所述时间延迟之后截断所述第二数字量化输入信号以产生第二截断信号,其中,所述第一截断信号的位宽小于所述第一数字量化输入信号的位宽,所述第二截断信号的位宽小于所述第二数字量化输入信号的位宽。
11.如权利要求10所述的调制电路,其特征在于,所述处理电路进一步包括:
第一数字处理电路,用于补偿所述时间延迟以及在补偿所述时间延迟之后截断所述第一数字输入信号以产生第一截断信号;以及
第二数字处理电路,用于补偿所述时间延迟以及在补偿所述时间延迟之后截断所述第二数字输入信号以产生第二截断信号。
12.如权利要求10所述的调制电路,其特征在于,第一时钟信号和第二时钟信号触发所述模拟量化器以交替量化所述第一输入信号和所述第二输入信号,其中,所述第二时钟信号不同于所述第一时钟信号。
13.如权利要求12所述的调制电路,其特征在于,所述调制电路进一步包括第一数模转换器和第二数模转换器,所述第一数模转换器耦接于所述模拟量化器且在所述第一时钟信号的触发下转换所述第一截断信号,所述第二数模转换器耦接于所述模拟量化器且在所述第二时钟信号的触发下转换所述第二截断信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510262696.X/1.html,转载请声明来源钻瓜专利网。