[发明专利]移位寄存器及其驱动方法、栅极驱动电路、显示装置在审
申请号: | 201510262974.1 | 申请日: | 2015-05-21 |
公开(公告)号: | CN104810003A | 公开(公告)日: | 2015-07-29 |
发明(设计)人: | 古宏刚;李小和;邵贤杰 | 申请(专利权)人: | 合肥京东方光电科技有限公司;京东方科技集团股份有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36;G11C19/28 |
代理公司: | 北京天昊联合知识产权代理有限公司 11112 | 代理人: | 柴亮;张天舒 |
地址: | 230012 安徽*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 移位寄存器 及其 驱动 方法 栅极 电路 显示装置 | ||
技术领域
本发明属于显示技术领域,具体涉及一种移位寄存器及其驱动方法、栅极驱动电路、显示装置。
背景技术
TFT-LCD(Thin Film Transistor-Liquid Crystal Display,薄膜晶体管液晶显示装置)实现一帧画面显示的基本原理是通过栅极(gate)驱动从上到下依次对每一行像素输入一定宽度的方波进行选通,再通过源极(source)驱动每一行像素所需的信号依次从上往下输出。目前制造这样一种结构的显示器件通常是栅极驱动电路和源极驱动电路通过COF(Chip On Film,覆晶薄膜)或COG(Chip On Glass,芯片直接固定在玻璃上)工艺制作在玻璃面板上的,但是当分辨率较高时,栅极驱动电路和源极驱动电路的输出均较多,驱动电路的长度也将增大,这将不利于模组驱动电路的压焊(Bonding)工艺。
为了克服以上问题,现有显示器件的制造采用GOA(Gate Drive On Array)电路的设计,相比现有的COF或COG工艺,其不仅节约了成本,而且可以做到面板两边对称的美观设计,同时也可省去栅极驱动电路的Bonding区域以及外围布线空间,从而实现了显示装置窄边框的设计,提高了显示装置的产能和良率。但是现有的GOA电路的设计也存在着一定的问题,如图1所示,现有的GOA电路中的每个移位寄存器的薄膜晶体管(TFT)的个数较多(即M1-M6~M8-M11),且每个移位寄存器只能用于驱动一行栅线,故占用空间较大,所以进一步减小GOA电路的占用空间,才可以实现真正意义上的窄边框设计。
发明内容
本发明所要解决的技术问题包括,针对现有的移位寄存器存在的问题,提供一种结构简单、性能较好的移位寄存器及其驱动方法、栅极驱动电路、显示装置。
解决本发明技术问题所采用的技术方案是一种移位寄存器,包括:输入模块、输出上拉模块、复位降噪模块;其中,
所述输入模块,连接信号输入端、第二时钟信号输入端、电源电压端以及上拉控制节点,用于在所述信号输入端所输入的信号和所述第二时钟信号输入端所输入的第二时钟信号的控制下,通过电源电压端所输入的电源电压和所述信号输入端所输入的信号为上拉控制节点充电,上拉控制节点为输入模块和输出上拉模块之间的连接点;
所述输出上拉模块,连接第一时钟信号输入端、上拉控制节点以及信号输出端,用于根据所述上拉控制节点的电位控制,将信号输出端的电位进行上拉;
所述复位降噪模块,连接第二时钟信号输入端、复位信号输入端、低电压端以及信号输出端,用于在所述第二时钟信号输入端所输入的第二时钟信号、复位信号输入端所输入的复位信号的控制下,通过低电压端输入的低电压信号将上拉控制节点和信号输出端所输出的信号进行复位以及降低输出噪声。
优选的是,所述移位寄存器还包括:辅助降噪模块,
所述辅助降噪模块,连接第一时钟信号输入端和复位降噪模块,用于在所述第一时钟信号输入端所输入的第一时钟信号的控制下,通过所述复位降噪模块降低上拉控制节点和信号输出端所输出的信号进行复位的输出噪声。
优选的是,所述移位寄存器还包括:下拉模块;
所述下拉模块,连接下拉节点、上拉控制节点以及低电压端,用于在上拉控制节点的控制下,通过低电压端输入的低电压信号将下拉节点的电位拉低;其中下拉节点为复位降噪模块和下拉模块之间的连接点。
进一步优选的是,所述输入模块包括:第一晶体管和第五晶体管;其中,
所述第一晶体管的第一极连接电源电压端,第二极连接上拉控制节点,控制极连接信号输入端;
所述第五晶体管的第一极连接信号输入端,第二极连接上拉控制节点,控制极连接第二时钟信号输入端。
进一步优选的是,所述输出上拉模块包括:第三晶体管和第一存储电容;其中,
所述第三晶体管的第一极连接第一时钟信号输入端,第二极连接信号输出端,控制极连接上拉控制节点;
所述第一存储电容的第一端连接上拉控制节点,第二端连接信号输出端。
进一步优选的是,所述复位降噪模块包括:第二晶体管、第四晶体管,以及第二存储电容,其中,
所述第二晶体管的第一极连接上拉控制节点,第二极连接低电压端,控制极连接复位信号输入端;
所述第四晶体管的第一极连接信号输出端,第二极连接低电压端,控制极连接下拉节点;
所述第二存储电容的第一端连接第二时钟信号输入端,第二端连接第四晶体管的控制极。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥京东方光电科技有限公司;京东方科技集团股份有限公司,未经合肥京东方光电科技有限公司;京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510262974.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:基于动态累积量估计的语音信号端点检测方法
- 下一篇:一种排阻端面阻挡溅射夹具