[发明专利]基于FPGA可编程控制的数字射频存储器及信号处理方法在审
申请号: | 201510269741.4 | 申请日: | 2015-05-25 |
公开(公告)号: | CN104849699A | 公开(公告)日: | 2015-08-19 |
发明(设计)人: | 袁冬青;徐冬亮;李继峰;王威 | 申请(专利权)人: | 扬州宇安电子科技有限公司 |
主分类号: | G01S7/03 | 分类号: | G01S7/03;G01S7/38 |
代理公司: | 南京汇盛专利商标事务所(普通合伙) 32238 | 代理人: | 陈扬 |
地址: | 225000 江苏省扬州市*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 fpga 可编程 控制 数字 射频 存储器 信号 处理 方法 | ||
1.一种基于FPGA可编程控制的数字射频存储器,其特征在于:该数字射频存储器包括均集成在相应电路板上的上变频器(10)、下变频器(2)、高速A/D模数转换器件(3)、高速D/A数模转换器件(9)、现场可编程门阵列处理芯片(12)、高速动静态相结合存储器(5)和控制接口(13),上变频器(2)接收雷达射频入射信号,并与A/D模数转换器件(3)相连接,A/D模数转换器件(3)通过多路分配(4)与高速动静态相结合存储器(5)相连;高速动静态相结合存储器(5)通过多路选择(8)与高速D/A数模转换器件(9)相连,并将信号输出到上变频器(10)上,由发射天线发出调制好的射频信号;大型现场可编程门阵列处理芯片(12)与上变频器(10)、下变频器(2)、高速A/D模数转换器件(3)、高速D/A数模转换器件(9)、高速动静态相结合存储器(5)相连并通过控制接口(13)与上位机相连。
2.根据权利要求1所述的基于FPGA可编程控制的数字射频存储器,其特征在于:所述现场可编程门阵列处理芯片(12)包括控制器(6)和本振(7),控制器(6)与控制接口(13)连接。
3.根据权利要求1所述的基于FPGA可编程控制的数字射频存储器,其特征在于:高速A/D模数转换器件(3)和高速D/A数模转换器件(9)时钟最大达到2.5GHz,采样精度位数也达到了10bit。
4.一种权利要求1所述基于FPGA可编程控制的数字射频存储器的信号处理方法,其特征在于该方法步骤如下:
1)射频输入信号经过下变频器处理,经过两路相互正交的信号分路,将一路信号分离成相互正交的两路模拟信号;
2)两路模拟信号分别经低通滤波器滤除杂波分量后,高速A/D模数转换器件分别对两个信号进行A/D采样并存储进高速存储器中;由现场可编程门阵列处理芯片对两个信号进行相关性调制存储;
3)调制完成后,再经由高速D/A数模转换器件进行数模转换,经低通滤波后,再经上变频器转换为高频率的射频信号发射出去。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于扬州宇安电子科技有限公司,未经扬州宇安电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510269741.4/1.html,转载请声明来源钻瓜专利网。