[发明专利]一种基于电磁场模式分解的高速信号线串扰抑制方法有效
申请号: | 201510270050.6 | 申请日: | 2015-05-24 |
公开(公告)号: | CN104849572B | 公开(公告)日: | 2017-11-03 |
发明(设计)人: | 魏兴昌;舒余飞 | 申请(专利权)人: | 浙江大学 |
主分类号: | G06F17/16 | 分类号: | G06F17/16 |
代理公司: | 杭州求是专利事务所有限公司33200 | 代理人: | 林超 |
地址: | 310058 浙江*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 电磁场 模式 分解 高速 信号线 抑制 方法 | ||
技术领域
本发明涉及了一种串扰抑制方法,尤其是涉及了一种基于电磁场模式分解的高速信号线串扰抑制方法。
背景技术
串扰是影响电路板上高速信号传输的最重要的一个因素。多路高速信号在电路板上同时传输时,由于电磁耦合,不同信号线之间会相互影响,具体表现为有用信号上叠加了其它信号线上耦合过来的干扰电压。这个干扰电压会导致数据丢失和误码。业界衡量电路板上串扰的指标主要包括两个:近端串扰(NEXT)和远端串扰(FEXT)。近端串扰指干扰信号线在发送端传输的信号耦合到另一相邻受害信号线的发送端;远端串扰指干扰信号线在发送端传输的信号耦合到另一相邻受害信号线的接收端。
串扰随着电路板工作频率的提高而增加。人们对于无线通信和科学计算永无止尽的追求,推动着电子产品的工作频率向更高频段发展,从MHz波段到GHz波段,甚至亚毫米波段(300GHz以上),这使得串扰问题越来越严重。信号低速传输时,只在大尺寸的印制电路板上才有明显的串扰问题,随着信号传输速率的提高,串扰已经深入到小尺寸的封装甚至芯片中,成为综合布线最大的障碍。
工业界和学术界曾提出过一些减小串扰的方法:比如名称为《一种减少Dual Stripline走线串扰影响的设计方法》、申请号为201410353562.4的专利申请与名称为《用于降低串扰的双带状线的布设》、申请号为201410099286.3的专利申请,它们通过改变信号线纵向方向的布线来降低串扰,但只能应用于多层电路板或者差分信号传输结构;或者是名称为《一种不增加总线数目的避免串扰编码方法及装置》、申请号为201210558903.2的专利申请,它从信号编码的角度,在高级层面上减小串扰造成的误码率,其编码方法与具体信号线的物理分布无关。工业界目前采用的减小串扰方法,主要是基于低速电路发展起来的电路分析方法,比如把串扰分为互电感耦合、互电容耦合、以及共地阻抗耦合。由于电路板工作频率的提高,信号线之间的耦合机理变得更加复杂,必须从最底层的电磁波传播的角度来分析串扰问题,而基于电压-电流的电路分析手段无法提供高工作频率的解决方案。
发明内容
为了解决背景技术中存在的问题,本发明提出了一种基于电磁场模式分解的高速信号线串扰抑制方法,可应用于印制电路板(PCB)、封装、和芯片中的高速、高密信号线布线。其主要作用是减小信号线长距离、并行布线时,线与线之间的电磁串扰,进而减小高速信号的误码率、提高通信容量。
本发明包括以下内容:
在高速信号线的输入端加入电压编码器(变换矩阵[TV]-1),利用电压编码器把原始输入的单端信号电压V变换为模式电压Vm,两者的变换关系为Vm=[TV]-1V,其中[TV]为电压变换矩阵;在信号线输出端加入电压解码器(变换矩阵[TV]),利用电压解码器从模式电压Vm中还原出原始单端信号电压V,两者的变换关系为V=[TV]Vm。这种方法可以减小高速信号线长距离、并行传输时的串扰。
利用电压变换矩阵[TV]和电流变换矩阵[TI],将传输线方程转变为:
其中,Vm=[TV]-1V和Im=[TI]-1I分别为变换后的模式电压向量和模式电流向量,I表示原始单端信号电流向量,V表示原始单端信号电压向量。
所述的电压变换矩阵[TV]和电流变换矩阵[TI]满足以下公式,这使得高速信号线中的阻抗矩阵[Z]和导纳矩阵[Y]对角化:
[Zm]=[TV]-1[Z][TI]
[Ym]=[TI]-1[Y][TV]
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510270050.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:芯片破碎器
- 下一篇:一种有机肥原料粉碎机