[发明专利]时钟信号生成电路、栅极驱动电路、显示面板及显示装置在审
申请号: | 201510270561.8 | 申请日: | 2015-05-25 |
公开(公告)号: | CN104810004A | 公开(公告)日: | 2015-07-29 |
发明(设计)人: | 徐飞;章祯;张志伟 | 申请(专利权)人: | 合肥京东方光电科技有限公司;京东方科技集团股份有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 北京天昊联合知识产权代理有限公司 11112 | 代理人: | 柴亮;张天舒 |
地址: | 230012 安徽*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟 信号 生成 电路 栅极 驱动 显示 面板 显示装置 | ||
1.一种时钟信号生成电路,其特征在于,所述时钟信号生成电路包括选择模块、高电平信号输入端、低电平信号输入端、第一时钟信号端、第二时钟信号端,以及输出端;
所述第一时钟信号端向所述选择模块输入第一时钟信号;
所述第二时钟信号端向所述选择模块输入第二时钟信号;
所述选择模块根据所述第一时钟信号将所述高电平信号输入端与所述输出端选通或断开,根据所述第二时钟信号将所述低电平信号输入端与所述输出端选通或断开;
所述选择模块将高电平信号输入端、低电平信号输入端交替与所述输出端选通,使所述输出端输出目标时钟信号。
2.根据权利要求1所述的时钟信号生成电路,其特征在于,所述选择模块包括第一晶体管和第二晶体管;
所述第一晶体管的栅极与第一时钟信号端连接,源极与高电平信号输入端连接,漏极与所述输出端连接;
所述第二晶体管的栅极与第二时钟信号端连接,源极与低电平信号输入端连接,漏极与所述输出端连接。
3.根据权利要求1或2所述的时钟信号生成电路,其特征在于,所述高电平信号输入端所输入的高电平信号和低电平信号输入端所输入的低电平信号为直流信号。
4.根据权利要求1或2所述的时钟信号生成电路,其特征在于,在任意时刻,所述第一时钟信号端所输入的第一时钟信号和所述第二时钟信号端输入的第二时钟信号的电平相反。
5.根据权利要求4所述的时钟信号生成电路,其特征在于,所述目标时钟信号的波形与所述第一时钟信号的波形相同,或者与所述第二时钟信号的波形相同。
6.一种栅极驱动电路,其特征在于,所述栅极驱动电路包括权利要求1~5任意一项所述的时钟信号生成电路,所述时钟信号生成电路提供所述目标时钟信号。
7.根据权利要求6所述的栅极驱动电路,其特征在于,所述栅极驱动电路包括多级移位寄存器;
所述栅极驱动电路包括多个所述时钟信号生成电路,每个时钟信号生成电路与部分移位寄存器连接。
8.根据权利要求7所述的栅极驱动电路,其特征在于,所述时钟信号生成电路的数量为两个,该两个时钟信号生成电路分别位于显示面板的移位寄存器所在侧的上端和下端,且分别与位于显示面板上部的多级移位寄存器连接和与位于显示面板下部的多级移位寄存器连接。
9.根据权利要求6所述的栅极驱动电路,其特征在于,所述栅极驱动电路包括多级移位寄存器,且显示面板的每行像素的两端均与一级所述移位寄存器连接;
显示面板的具有多级移位寄存器的相对两侧中的每侧设有多个所述时钟信号生成模块,每个时钟信号生成模块与其所在一侧的部分移位寄存器连接。
10.根据权利要求9所述的栅极驱动电路,其特征在于,所述时钟信号生成电路的数量为四个,该四个时钟信号生成电路分别设置在显示面板的四个角上,位于下侧的时钟信号生成电路与位于显示面板的该侧下部的多级移位寄存器连接,位于上侧的时钟信号生成电路与位于显示面板的该侧上部的多级移位寄存器连接。
11.一种显示面板,其特征在于,所述显示面板包括权利要求6~10任意一项所述的栅极驱动电路。
12.一种显示装置,其特征在于,所述显示装置包括权利要求11所述的显示面板。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥京东方光电科技有限公司;京东方科技集团股份有限公司,未经合肥京东方光电科技有限公司;京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510270561.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种深水用低频复合棒耦合腔换能器
- 下一篇:用于液晶显示的控制电路及控制方法