[发明专利]基于MPC8260处理器的嵌入式通信模块有效
申请号: | 201510290249.5 | 申请日: | 2015-05-31 |
公开(公告)号: | CN104881393B | 公开(公告)日: | 2018-04-13 |
发明(设计)人: | 邵桂芳;李铁军;许两有;文玉华 | 申请(专利权)人: | 厦门大学 |
主分类号: | G06F15/78 | 分类号: | G06F15/78 |
代理公司: | 厦门南强之路专利事务所(普通合伙)35200 | 代理人: | 马应森 |
地址: | 361005 *** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 mpc8260 处理器 嵌入式 通信 模块 | ||
1.基于MPC8260处理器的嵌入式通信模块,其特征在于设有MPC8260处理器、存储器、CPM处理部分、显示及键盘模块;
所述存储器设有配置存储器、程序存储器、数据存储器、ATM链表存储器和IIC存储器;所述CPM处理部分设有以太网接口、HDLC接口、LXT971接口;所述显示及键盘模块设有FPGA芯片、显示存储器、配置芯片;
MPC8260处理器通过60X总线分别与配置存储器、程序存储器、数据存储器连接,MPC8260处理器通过LOCAL总线与ATM链表存储器连接,MPC8260处理器通过IIC总线与IIC存储器连接;MPC8260处理器的通信处理器输出端口分别与以太网接口、HDLC接口、LXT971接口连接;MPC8260处理器的通信处理器还通过8位UTOPIAL2总线与ATM交换网络互连;MPC8260处理器通过60X总线与FPGA芯片的CPU接口连接,FPGA芯片的内存管理接口与显示存储器连接,FPGA芯片的显示接口用于外接EL显示器,FPGA芯片的键盘接口用于外接键盘;FPGA芯片与配置芯片连接,MPC8260处理器通过60X总线外接缓冲电路;
时钟电路由一片66MHz晶体和时钟驱动芯片组成,66MHz晶体产生的66M高频时钟被送到时钟驱动电路,通过1∶10的时钟驱动,再将高频时钟送到其它集成电路,在所述嵌入式通信模块中,共有MPC8260、本地SDRAM、SDRAM、FPGA及送到板外这五个地方用到66MHz高频时钟;采用磁珠隔离的方式将整个嵌入式模块的电源与时钟驱动电路的电源相互隔离,并且在布PCB板时令时钟驱动电路与其它敏感电路远离;
基于MPC8260处理器的嵌入式通信模块对外信号定义,主要提供了五个对外连接器,它们分别是J1、J2、J3、J4以及J5;
基于MPC8260处理器的嵌入式通信模块的对外信号定义如下:
J1、J2主要提供了MPC8260的总线以及控制线,包括数据总线、地址总线、片选信号、写信号、读信号、BCTL0、8位ATM UTOPIA L2总线、TDMA1/TDMB1的时钟/数据/定位、66MHz系统时钟、MPC8260硬复位、MPC8260软复位、电源及地;
J3主要提供了键盘及显示信号,将显示、键盘和TMDC1-TDMD1信号进行管脚复用,即:当需要嵌入式提供显示功能时,则所述嵌入式通信模块最多提供2个TMD通道,如果不需要显示功能,则可以提供4个TDM通道;
J4主要提供了两个串口,一个用于调试用,一个可作通用的串口使用;
J5主要提供了两个以太网接口,所述的J5提供的两个以太网接口管脚定义采用了与标准RJ45相同的定义。
2.如权利要求1所述基于MPC8260处理器的嵌入式通信模块,其特征在于所述MPC8260处理器为MPC8260PowerQUICC II。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于厦门大学,未经厦门大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510290249.5/1.html,转载请声明来源钻瓜专利网。