[发明专利]一种基于FPGA实现多单元服务器多级级联的方法在审
申请号: | 201510292960.4 | 申请日: | 2015-06-01 |
公开(公告)号: | CN104915323A | 公开(公告)日: | 2015-09-16 |
发明(设计)人: | 张孝飞;李朋;刘强;金长新 | 申请(专利权)人: | 浪潮集团有限公司 |
主分类号: | G06F15/17 | 分类号: | G06F15/17;G06F13/38 |
代理公司: | 济南信达专利事务所有限公司 37100 | 代理人: | 姜明 |
地址: | 250101 山东*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 fpga 实现 单元 服务器 多级 级联 方法 | ||
1.一种基于FPGA实现多单元服务器多级级联的方法,其特征在于,在服务器内设置FPGA,该FPGA内嵌一个MCU、USB Host模块、USB Device模块,然后将USB host 模块和USB Device模块挂载到MCU上,再通过MCU核中自带的串口实现多单元服务器级联,即服务器的多单元之间通过FPGA上MCU核中的串口相连接。
2.根据权利要求1所述的一种基于FPGA实现多单元服务器多级级联的方法,其特征在于,所述USB Host模块为USB设备的主设备,根据USB协议搭建,对从MCU和键盘传送来的数据进行封包与解包;USB device模块为从设备,根据USB协议搭建,对从MCU和键盘传送来的数据进行封包与解包。
3.根据权利要求2所述的一种基于FPGA实现多单元服务器多级级联的方法,其特征在于,所述USB host 模块和USB Device模块通过Wishbone总线挂载到MCU上。
4.根据权利要求1所述的一种基于FPGA实现多单元服务器多级级联的方法,其特征在于,所述FPGA内还嵌有OSD模块,该OSD模块挂载的MCU上且其结构包括包括OSD控制模块、OSD字符库,该OSD模块根据键值来进行多单元服务器通道的选择。
5.根据权利要求4所述的一种基于FPGA实现多单元服务器多级级联的方法,其特征在于,所述MCU模块为控制模块,该控制模块内置控制USB host模块的host控制器、控制USB device模块的device 控制器、控制OSD模块的控制器以及级联时串口数据交互的控制模块,其中:
Host控制器负责外接物理键盘,对键盘进行初始化;
Device控制器控制Device模块模拟USB键盘,从Host控制器得到的键盘数据通过Device控制器发送给物理计算机。
6.根据权利要求1所述的一种基于FPGA实现多单元服务器多级级联的方法,其特征在于,所述MCU中有两个串口来实现级联数据交互,一个串口作为主输出端口,一个串口作为从输入端口,其具体交互过程为:当系统上电时,根据从输入端口是否有数据接收来判断是否为多单元服务器级联时的主机;根据主输出端口向后端发送数据,是否有数据返回来确定是不是级联时最后一级,若没有数据返回说明是级联的最后一级,若有数据返回且从输入端口有数据接收说明是多级级联时的中间级,根据级联时主机向下一级别发送的数据来一次确定级联的级数。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮集团有限公司,未经浪潮集团有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510292960.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:挂版纠偏装置
- 下一篇:一种胶装笔记本印刷装置