[发明专利]自适应输入/输出缓冲器及其使用方法有效
申请号: | 201510305117.5 | 申请日: | 2004-10-14 |
公开(公告)号: | CN104978297B | 公开(公告)日: | 2019-06-28 |
发明(设计)人: | 韦卡·库尔兹;泽里格·韦纳 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 姬利永 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 自适应 输入 输出 缓冲器 及其 使用方法 | ||
公开一种自适应输入/输出缓冲器及其使用方法。在其输入/输出通道中具有可编程延迟单元的控制器还可以包括储存数值的分别的寄存器,所述数值控制由分别的延迟单元引入的时间延迟。通过测试在控制器和耦合到通道的一个或更多个器件之间的信号的定时可以确定被编程到寄存器的值。测试可以包括使用来自一组顺序的测试值中的测试值来设置寄存器,在从控制器到一个或更多个器件的信号上驱动特定模式,并且核查所述模式的部分是否被所述一个或更多个器件准确地接收。调整信号的定时可以涉及相对于建立和维持时间限制来进行所述信号的定中心。
本申请是国际申请日为2004年10月14日、中国国家阶段申请号为200480037752.X、题为“自适应输入/输出缓冲器及其使用方法”的发明专利申请的分案申请,同时本申请基于2012年8月28日提交的、申请号为201210310608.5、题为“自适应输入/输出缓冲器及其使用方法”的该母案申请的另一分案申请。
随着数字系统中使用的频率的增加,满足定时约束变得更加困难或者甚至是不可能的。
例如,公共时钟总线协议被用来在存储器器件和存储器控制器间传递数据、地址和控制信号。这些信号相对于存储器器件和存储器控制器两者公共的时钟而被采样。随着公共时钟的周期减少到与总线上的建立(set-up)和维持(hold)时间要求相同的量级(order),在信号定时(timing)中涉及的印刷电路板和不同半导体的制造公差(tolerance)可能没有严格到足以保证所有具有类似配置的系统可以满足定时要求。
此外,在例如个人计算机(PC)的“开放式”系统中,很多不同的系统配置是可能的,该系统具有来自不同来源的印刷电路板和不同类型和数量的存储器设备。每种这样的配置可以具有不同的定时特性并且这些整体的特性可能超出存储器控制器的定时公差。
因此,具有特定配置的系统可能不能运转,而其他的系统可能具有边缘操作并且可能在某些环境条件下不能运转。
在附图的视图中,本发明的实施例以实施例的形式,而非限制性的形式来示出,其中:
图1是其上安装了器件和控制器的印刷电路板的方框图;
图2和图3是帮助理解本发明的一些实施例的示例性的时序图;
图4图示设置和调整定时参数的方法的流程图;
图5图示产生查找表的示例性方法的流程图;
图6图示确定要编程到驱动阻抗(driving impedance)控制寄存器和输出延迟(delay)控制寄存器的数值(digital value)的示例性方法的流程图;
图7图示要编程到输出延迟控制寄存器和输入延迟控制寄存器的数值的示例性校准(calibration)序列的流程图;
图8图示要编程到输出延迟控制寄存器和输入延迟控制寄存器的数值的示例性的校准算法的流程图;
图9是包括印刷电路板的装置的方框图,该印刷电路板具有安装在其之上的存储器控制器;
图10A-10D图示要编程到图9的存储器控制器的延迟控制寄存器的数值的示例性校准序列的流程图;以及
图11是根据本发明的一些实施例的示例性可编程延迟单元的简化示意图。
应该可以意识到,为了描述的简单和清晰,图中所示的要素不一定按照比例来绘制。例如,为了清晰起见,一些要素的尺寸可能相对于其他要素被放大了。此外,在被认为适当的地方,在图中重复了标号,用来指示对应的或类似的要素。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510305117.5/2.html,转载请声明来源钻瓜专利网。