[发明专利]一种用于零中频GFSK解调器中的位同步电路有效
申请号: | 201510325627.9 | 申请日: | 2015-06-12 |
公开(公告)号: | CN104980177B | 公开(公告)日: | 2017-05-17 |
发明(设计)人: | 陈虹;武广华;孟焱毅 | 申请(专利权)人: | 清华大学 |
主分类号: | H04B1/16 | 分类号: | H04B1/16 |
代理公司: | 西安智大知识产权代理事务所61215 | 代理人: | 贾玉健 |
地址: | 100084 北京市海淀区1*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 用于 中频 gfsk 解调器 中的 同步 电路 | ||
技术领域
本发明涉及无线通信位同步技术领域,特别涉及一种用于零中频GFSK解调器中的位同步电路。
背景技术
无线通信系统在现代生活发挥着重要的作用。高斯频移键控(Gauss Frequency Shift Keying,简称GFSK)已经广泛应用在短距离无线通信协议的收发机中。GFSK解调器作为接收机中重要的组成部分,其性能的优劣对接收机的性能有很大的影响。零中频GFSK解调器具有实现简单、功耗低的优点。而位同步电路在零中频GFSK解调器中发挥关键作用。
基于码元结束时刻最有可能位于相位旋转方向变化的采样时刻之间的事实,文献Lee E K B,Powell C C,Kwon H M.A novel wireless communication device and its synchronization scheme[C]//Global Telecommunications Conference,1995.GLOBECOM'95.,IEEE.IEEE,1995,1:659-663.利用四个或多个过零点的索引值来估算码元结束时刻,该估计函数需要用到2个多位位宽的乘法器和1个多位位宽的除法器,存在占用资源较多,结构复杂,同步精度不高的不足。同时该文献还提出了一种同步精度很高的改进型位同步算法,但是没有给出具体的电路结构,同时可以预见这种改进型的位同步算法会消耗巨大的硬件资源。
发明内容
为了克服上述现有技术的缺点,本发明的目的在于提供一种用于零中频GFSK解调器中的位同步电路,其资源占用少,结构简单,同步精度高,可为零中频GFSK解调器提供精确的位同步信号。
为了实现上述目的,本发明采用的技术方案是:
一种用于零中频GFSK解调器中的位同步电路,包括:
用于分别存储零中频GFSK调制信号的同相信号和正交信号采样值的移位寄存器模块;
用于计算所述同相信号和正交信号采样值的相关值的相关值计算模块;
用于计算所述相关值的总和的相关值累加模块;
用于将所述相关值的总和与设定阈值比较从而得到位同步信号脉冲的比较器模块;以及
用于将所述位同步信号脉冲延时得到位同步信号的延时器模块。
所述移位寄存器模块由两组M+1比特的移位寄存器组成,一组用于存储所述同相信号的M+1个采样值,另一组用于存储所述正交信号的M+1个采样值。
所述每组移位寄存器均由D触发器级联组成。
所述相关值计算模块由M个同或门组成,分别对两组移位寄存器的第0位和第M位,第1位和第M-1位,第2位和第M-2位,…,做同或运算。
所述M取值21,相关值计算模块的最终输出信号为:
其中,I_shift[n]表示存储同相信号采样值的移位寄存器的第n位,Q_shift[n-10]表示存储正交信号采样值的移位寄存器的第n-10位,⊙表示同或运算。
所述相关值累加模块由4个半加器和15个全加器按照Wallace加法树的方式组成,其输出为:
所述比较器模块是1个5位位宽的比较器,其输出为:syn_out=(sum>F0),F0为设定阈值,取值15。
所述延时器模块将信号syn_out延时10个时钟周期,从而得到最终的位同步信号。
所述延时器模块由1组10比特的移位寄存器组成。
与现有技术相比,本发明的有益效果是:
1.本发明所述的位同步电路仅使用了移位寄存器,异或门,加法器,比较器等简单的逻辑门,占用的资源少,电路结构简单。
2.本发明所述的位同步电路是基于码元结束时刻同相正交信号最高位的累加值大于阈值的理论基础,该位电路可以为零中频GFSK解调器提供精确的同步时钟。
附图说明
图1为GFSK调制后同相信号和正交信号的波形图。
图2为GFSK调制后同相信号和正交信号符号位的波形图。
图3为同相信号和正交信号相关值求和后的波形图。
图4为同相信号和正交信号相关值求和经过比较器后的波形图。
图5为本发明所述位同步电路的功能框图。
图6为本发明所述位同步电路的移位寄存器模块的硬件结构图。
图7为本发明所述位同步电路的相关值计算模块的硬件结构图。
图8为本发明所述位同步电路的相关值累加模块的硬件结构图。
图9为本发明所述位同步电路中采用的半加器的硬件结构图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学,未经清华大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510325627.9/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种新型接收电路
- 下一篇:基于查找表的CDR中QC-LDPC并行编码器