[发明专利]异构多核SoC的体系结构设计方法有效
申请号: | 201510340625.7 | 申请日: | 2015-06-18 |
公开(公告)号: | CN104991884B | 公开(公告)日: | 2017-12-05 |
发明(设计)人: | 林忱;杜学亮 | 申请(专利权)人: | 中国科学院自动化研究所 |
主分类号: | G06F15/76 | 分类号: | G06F15/76 |
代理公司: | 北京瀚仁知识产权代理事务所(普通合伙)11482 | 代理人: | 宋宝库 |
地址: | 100080 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 多核 soc 体系 结构设计 方法 | ||
1.一种异构多核SoC的体系结构设计方法,其特征在于,所述方法包括:
根据应用领域算法中各个函数的运行时间和访问次数,获取第一调用函数集;
通过分析所述第一调用函数集的计算特征,设计仿真的输入激励;
根据应用领域的设计需求,确定第一SoC体系结构的探索空间;
对所述第一SoC体系结构的探索空间进行修剪得到第二SoC体系结构的探索空间;
对所述第二SoC体系结构的探索空间中的变量进行选取得到变量的组合,利用所述仿真的输入激励对各种变量的组合对应的SoC体系结构进行仿真,得到运行时间,并对所述变量的组合对应的SoC体系结构进行综合,得到芯片面积和功耗;
将所述变量的组合、所述运行时间、所述芯片面积和所述功耗通过机器学习算法进行训练得到回归模型或分类模型;
根据所述回归模型或所述分类模型,探索所述第二SoC体系结构的设计空间,并从中获取满足多个约束条件的SoC体系结构参数组合。
2.根据权利要求1所述的方法,其特征在于,所述通过分析所述第一调用函数集的计算特征,设计仿真的输入激励包括,重复执行以下处理,直至全部的输入数据计算结束:
将输入数据根据协处理器片内存储空间的大小进行分块得到分块的输入数据;
直接内存存取DMA模块将所述分块的输入数据从片外存储器存入片内存储器,并调用函数对所述分块的输入数据进行计算得到运算结果;
将所述运算结果从所述片内存储器存入所述片外存储器。
3.根据权利要求1所述的方法,其特征在于,所述变量包括协处理器的个数、高速存储器的性能参数和所述高速存储器的个数、高速外设的性能参数和所述高速外设的个数、体系结构互联拓扑结构、总线位宽频率和总线桥参数。
4.根据权利要求1所述的方法,其特征在于,所述多个约束条件包括运行时间、芯片面积和功耗,所述并从中获取满足多个约束条件的SoC体系结构参数组合包括:
并从中获取满足所述运行时间、所述芯片面积和所述功耗的SoC体系结构参数组合。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院自动化研究所,未经中国科学院自动化研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510340625.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:医用拆钉钳
- 下一篇:水性铁锈转化防锈底漆