[发明专利]一种AMOLED显示像素点驱动电路及其驱动方法有效
申请号: | 201510360543.9 | 申请日: | 2015-06-26 |
公开(公告)号: | CN105139799B | 公开(公告)日: | 2018-02-06 |
发明(设计)人: | 刘立林;孙坤;郭建平;王钢 | 申请(专利权)人: | 中山大学 |
主分类号: | G09G3/3233 | 分类号: | G09G3/3233 |
代理公司: | 广州粤高专利商标代理有限公司44102 | 代理人: | 林伟斌 |
地址: | 510275 *** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 amoled 显示 像素 驱动 电路 及其 方法 | ||
1.一种AMOLED显示像素点驱动电路,其特征在于,该驱动电路包括两部分:AMOLED像素点内电路和AMOLED像素点外电路;AMOLED像素点内电路包括:晶体管T1、晶体管T2、晶体管T3、晶体管T4、晶体管T5、晶体管T6、电容CS和OLED;
其中晶体管T5的栅极和晶体管T6的栅极相连,
晶体管T5的源级和AMOLED像素点外电路的输出端相连,
晶体管T5的漏极和晶体管T1的栅极相连,
晶体管T6的源级和AMOLED像素点外电路的输入端相连,
晶体管T6的漏极和晶体管T4的漏极相连,
晶体管T1的栅极和晶体管T2的栅极相连,
晶体管T1的源级和第一电源VDD相连,
晶体管T1的漏极和晶体管T3的源级相连,
晶体管T2的源级和第一电源VDD相连,
晶体管T2的漏极和晶体管T4的源级相连,
电容CS两端分别连接第一电源VDD和晶体管T1的栅极,
晶体管T3的栅极和晶体管T4的栅极相连,
晶体管T3的栅极和漏极相连,
OLED的正极和晶体管T3的漏极相连,
OLED的负极和和第二电源VSS相连;
AMOLED像素点外电路通过数据输入和镜像电流负反馈作用,提供AMOLED像素点内晶体管T1和晶体管T2的自调节驱动电压VG,从而得到OLED驱动电流IOLED;
显示数据写入模式期间,晶体管T5和晶体管T6被选通,AMOLED像素点外电路通过数据输入电压信号VDATA和镜像电流IFB负反馈作用,提供AMOLED像素点内电路中的晶体管T1和晶体管T2自调节驱动电压VG,从而得到OLED驱动电流IOLED;
显示数据保持模式期间,晶体管T5和晶体管T6被关闭,电容CS没有放电回路,晶体管的驱动电压VG维持不变,OLED的驱动电流IOLED保持不变,像素点灰度不变;
所述的数据输入电压信号VDATA通过数模转换得到;
所述的晶体管T3和晶体管T4用于保持晶体管T1和晶体管T2的漏极电压相等,晶体管T1和晶体管T2为镜像结构,使流经晶体管T1和晶体管T2的电流相等。
2.根据权利要求1所述的AMOLED显示像素点驱动电路,其特征在于,所述的AMOLED像素点外电路包括电流采样模块和积分模块;其中电流采样模块的两个输入端分别连接所述的晶体管T6的源级和数据输入电压信号VDATA,积分模块的输入端连接电流采样模块的输出端,积分模块的输出端和所述的晶体管T5的源级相连。
3.根据权利要求1所述AMOLED显示像素点驱动电路,其特征在于,所述的晶体管均为薄膜晶体管或者场效应晶体管。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中山大学,未经中山大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510360543.9/1.html,转载请声明来源钻瓜专利网。