[发明专利]一种源极驱动电路及其驱动方法、显示装置有效
申请号: | 201510379849.9 | 申请日: | 2015-07-01 |
公开(公告)号: | CN104900180B | 公开(公告)日: | 2018-02-13 |
发明(设计)人: | 尹世昌 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20;G09G3/36 |
代理公司: | 北京中博世达专利商标代理有限公司11274 | 代理人: | 申健 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 驱动 电路 及其 方法 显示装置 | ||
技术领域
本发明涉及显示技术领域,尤其涉及一种源极驱动电路及其驱动方法、显示装置。
背景技术
显示装置包括阵列基板、源极驱动电路和栅极驱动电路。具体地,阵列基板上设置有纵横交错的栅线和数据线,以及薄膜晶体管和像素电极。其中,栅线连接栅极驱动电路,数据线连接源极驱动电路,薄膜晶体管的栅极连接栅线,源极连接数据线,漏极连接像素电极。
具有上述结构的显示装置的显示过程如下:栅极驱动电路对栅线进行逐行扫描,以使得薄膜晶体管逐行开启;同时,源极驱动电路向所有数据线同时输出显示数据信号,显示数据信号通过数据线传输至开启的薄膜晶体管的源极,并通过薄膜晶体管的漏极加载至像素电极上,以实现对像素电极的充电。
本申请的发明人发现,在上述显示过程中,在准备对一个像素电极进行充电至该像素电极充电完成的过程中,源极驱动电路一直向数据线输出显示数据信号,导致源极驱动电路的功耗较大,显示装置的功耗较大。
发明内容
本发明的目的在于提供一种源极驱动电路及其驱动方法,能够降低源极驱动电路的功耗,从而降低显示装置的功耗。
为达到上述目的,本发明采用如下技术方案:
一方面,本发明提供了一种源极驱动电路的驱动方法,包括:在准备对一个像素电极进行充电时,所述源极驱动电路输出显示数据信号,直至所述显示数据信号到达目标值时,所述源极驱动电路停止输出显示数据信号,所述显示数据信号到达所述目标值的时间早于所述一个像素电极充电完成的时间,直至准备对下一个像素电极进行充电时,所述源极驱动电路恢复输出显示数据信号。
在本发明提供的源极驱动电路的驱动方法中,在准备对一个像素电极进行充电时,源极驱动电路输出显示数据信号,直至显示数据信号到达目标值时,源极驱动电路停止输出显示数据信号,直至准备对下一个像素电极进行充电时,源极驱动电路恢复输出显示数据信号,由于显示数据信号到达目标值的时间早于一个像素电极充电完成的时间,从而使得在显示装置的显示过程中,源极驱动电路并非一直持续输出显示数据信号,而是在一部分时间内输出显示数据信号,从而缩短了源极驱动电路输出显示数据信号的时间,降低了源极驱动电路的功耗,从而降低了显示装置的功耗。
另一方面,本发明还提供一种源极驱动电路,包括:输出缓冲器,所述输出缓冲器的输出端与数据线连接,在准备对一个像素电极进行充电时,所述输出缓冲器向所述数据线输出显示数据信号,直至所述显示数据信号到达目标值时,所述输出缓冲器停止输出显示数据信号,所述显示数据信号到达所述目标值的时间早于所述一个像素电极充电完成的时间,直至准备对下一个像素电极进行充电时,所述输出缓冲器恢复输出显示数据信号。
在本发明提供的源极驱动电路中,设置了与数据线连接的输出缓冲器,在准备对一个像素电极进行充电时,利用输出缓冲器向数据线输出显示数据信号,直至显示数据信号到达目标值时,输出缓冲器停止输出显示数据信号,直至准备对下一个像素电极进行充电时,输出缓冲器恢复输出显示数据信号,由于显示数据信号到达目标值的时间早于一个像素电极充电完成的时间,从而使得在显示装置的显示过程中,源极驱动电路并非一直持续输出显示数据信号,而是在一部分时间内输出显示数据信号,从而缩短了源极驱动电路输出显示数据信号的时间,降低了源极驱动电路的功耗,从而降低了显示装置的功耗。
再一方面,本发明还提供了一种显示装置,该显示装置包括以上所述的源极驱动电路。该显示装置具有和上述源极驱动电路一样的有益效果,此处不再进行赘述。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1为本发明实施例中的显示数据信号的时序图;
图2为现有技术中的显示数据信号的时序图;
图3为本发明实施例中的显示数据信号、栅极驱动信号以及像素电极电压的时序图;
图4为本发明实施例中的一个像素的等效电路图;
图5为本发明实施例中的启停控制信号和显示数据信号的时序图;
图6为本发明实施例中的源极驱动电路的结构示意图。
附图标记:
1-输出缓冲器,2-启停控制开关,3-数模转换器,
4-电平移位器,5-栓锁电路,6-移位寄存器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510379849.9/2.html,转载请声明来源钻瓜专利网。