[发明专利]一种禽蛋裂纹动态检测系统及方法在审

专利信息
申请号: 201510424219.9 申请日: 2015-07-17
公开(公告)号: CN104977355A 公开(公告)日: 2015-10-14
发明(设计)人: 王剑平;王海军;应义斌;蒋焕煜;徐惠荣;俞永华 申请(专利权)人: 浙江大学
主分类号: G01N29/04 分类号: G01N29/04
代理公司: 杭州求是专利事务所有限公司 33200 代理人: 林超
地址: 310058 浙江*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 禽蛋 裂纹 动态 检测 系统 方法
【说明书】:

技术领域

发明涉及一种禽蛋检测系统及方法,尤其是涉及一种禽蛋裂纹动态检测系统及方法。

背景技术

禽蛋裂纹检测是禽蛋分级生产线中一个重要环节,在收集、运输等过程中产生的裂纹很容易使禽蛋感染沙门氏菌,危害人体健康。而鸭蛋作为国内松花蛋和咸鸭蛋的原材料,要求鸭蛋完全没有裂纹。可见禽蛋裂纹检测的重要性。

目前,检测禽蛋裂纹的方法主要是利用声学冲击响应方法检测禽蛋裂纹。其原理是根据敲击禽蛋所产生的声脉冲振动,分析其频谱来判别是否存在裂纹。声学冲击响应方法虽然也需对蛋壳上多个点进行敲击,但其具有操作方便、检测灵敏度较高和分析速度较快等优点。

近年来,国外已经有包括裂纹检测环节在内的大型禽蛋分级生产线,均采用声学冲击响应的方法,但国内禽蛋裂纹的检测仍是已手工检测为主。国内利用声学冲击响应检测禽蛋裂纹已经有相关的文献报道,但大都局限于实验室研究,未考虑到在线检测对于速度、复杂度和可操作性的一些要求。

发明内容

为了克服现有技术的缺陷,提高禽蛋裂纹检测的检测精度,加快检测速度,本发明的目的在于提供一种禽蛋裂纹动态检测系统及方法,用于生产线的动态裂纹检测,本发明系统能够准确地敲击到禽蛋,并根据禽蛋的大小以合适的力敲击,保证禽蛋的完整性和产生声音大小的一致性,提高检测精度,通过将FPGA与DSP结合,最多能够同时采集32路信号并快速处理信号。

为实现上述目的,本发明采用的技术方案是:

一、一种禽蛋裂纹动态检测系统:包括禽蛋、激励装置、传送带、大小检测模块、信号调理模块、子控制电路、编码器、总控制电路、数据采集分析模块和显示及存储模块;禽蛋置于传送带上随着传送带输送,传送带的主动轮上同轴连接有编码器,大小检测模块安装在传送带上游入口处的正上方,沿禽蛋前进方向依次安装有N个间隔均布的激励装置;激励装置连接到总控制电路和数据采集分析模块,数据采集分析模块与显示及储存模块连接,大小检测模块和编码器与总控制电路连接。

所述的每个激励装置分别经各自的子控制电路连接到总控制电路。

所述的每个激励装置分别经各自的信号调理模块连接到数据采集分析模块。

所述的数据采集分析模块包括AD转换器、FPGA电路和DSP电路,信号调理模块的输出端依次经AD转换器、FPGA电路连接DSP电路。

所述的激励装置具体包括线圈、铁芯、活动杆和磁环,线圈缠绕在环形的铁芯外,活动杆插入铁芯中沿轴向上下滑动,磁环嵌入在活动杆底部的中心凸缘上。

所述的N为12~24。

二、一种禽蛋裂纹动态检测方法:

1)编码器实时检测传送带运行速度并发送给总控制电路,大小检测模块检测经过其正下方的禽蛋将禽蛋的大小信号和经过时间信号发送给总控制电路,总控制电路将禽蛋的大小信号和经过时间信号以及传送带运行速度数据发送给各个子控制电路;

2)在禽蛋运行到激励装置正下方时,子控制电路控制激励装置用敲击力敲击禽蛋;

3)禽蛋传送过程中被N个间隔均布的激励装置依次敲击后振动发声,激励装置采集声音经过信号调理模块滤波、放大之后发送给数据采集分析模块,数据采集分析模块根据声音信号得到禽蛋裂纹存在结果数据,并将该禽蛋裂纹存在结果数据发送给显示及存储模块进行显示并存储。

所述的子控制电路根据传送带运行的速度和自身对应激励装置与大小检测模块之间的水平距离计算得到该禽蛋运行到与自身对应的激励装置正下方的时间,敲击力根据禽蛋大小信号计算得到,使得禽蛋运行到激励装置正下方时进行敲击。

所述的数据采集分析模块包括AD转换器、FPGA电路和DSP电路,声音信号通过AD转换器将模拟信号转换为数字信号,发送到最多能采集32路信号的FPGA电路中缓存,然后以串行的方式发送给DSP电路处理得到禽蛋裂纹存在结果数据。

所述的N为12~24。

本发明中用到FPGA和DSP结合的方式应用到禽蛋的裂纹检测中,对信号进行采集和处理。FPGA(Field Programmable Gate Array)电路,即现场可编程门阵列,相比于PC或单片机的顺序操作有很大区别,FPGA电路以并行运算为主,并以硬件描述语言来实现,所以在本发明中用于前端多路数据采集。DSP(Digital Signal Processor),即数字信号处理器,是一种特别适合于进行数字信号处理运算的微处理器,其主要应用是实时快速地实现各种数字信号处理算法,所以在本发明中用于后端数字信号处理。

本发明具有的有益效果是:

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浙江大学,未经浙江大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201510424219.9/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top