[发明专利]静态随机存取存储器及其测试方法在审
申请号: | 201510427503.1 | 申请日: | 2015-07-20 |
公开(公告)号: | CN105609140A | 公开(公告)日: | 2016-05-25 |
发明(设计)人: | 黃睿夫;黃世煌 | 申请(专利权)人: | 联发科技股份有限公司 |
主分类号: | G11C29/12 | 分类号: | G11C29/12 |
代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 何青瓦 |
地址: | 中国台湾新竹科*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 静态 随机存取存储器 及其 测试 方法 | ||
技术领域
本发明涉及固态存储器(solid-statememory),更特别地,涉及不受“写干 扰”(writedisturb)现象影响的8晶体管(简称“8-T”)2/双端口静态随机存取 存储器(staticrandomaccessmemory,SRAM)和用于8-T2/双端口SRAM的测 试方法。
背景技术
静态随机存取存储器(SRAM)已成为固态数据存储(solid-statedatastorage) 的存储器技术的一种选择。SRAM单元“静态”存储内容;即只要有电量施加 到存储器中,则在每个单元中所存储的数据状态保持锁存。这相对于动态随机 存取存储器(dynamicrandomaccessmemory,DRAM),DRAM中的数据必须定 期刷新以得到保留。
半导体技术中的最新进展已经能够将最小器件特征尺寸(如MOS晶体管栅 极)缩小到亚微米范围。由于整个芯片的大部分面积被分配给存储器,因此, 当该小型化技术应用到存储器阵列时,该小型化特别有利。如今,重要的存储 器资源能够作为嵌入式存储器集成到较大规模的集成电路中,如微处理器、数 字信号处理器和“片上系统”集成电路。器件尺寸的这种物理缩放提出了重要 问题,特别是嵌入式SRAM的连接和在SRAM中实现为“独立的”存储器集成 电路器件(“stand-alone”memoryintegratedcircuit)。这些问题中的几个起因于 形成于这些极小特征尺寸的晶体管的电气特性中渐增的不稳定性。在单元至单 元(cell-to-cell)的基础上,已观察到该不稳定性会增加读功能失败和写功能失 败的可能性。在这些达到或接近其电路设计极限的存储器中对器件不稳定性的 敏感度是特别高的。渐增的器件不稳定性和集成电路内大数量存储单元(晶体 管)的结合导致了1个或多个单元不能按预期读或写的高可能性。
例如,传统的8-T单元在写数据到其它单元期间易受状态的意外变化 (unintentionalchange)的影响。更具体地,在写数据到相同行的多个单元期间, 观察到已选定的行中未被选定的列的SRAM单元(即“半选择”单元, “half-selected”cells)特别容易受存在于它们的位线上的“干扰”状况(也称 为“写干扰”)的影响。随着半导体制程按比例缩小,该“干扰”状况可能会变 得严重起来。由于基于March的测试简单且具有良好的故障覆盖率,因此March 算法是大多现代存储器内建自测试(Built-In-Self-Test,BIST)中执行的主要测 试算法。一般的March算法是基于单端口(single-port)SRAM,然而,并不能 筛选出由于“干扰”状况失败的芯片。
鉴于上述情况,如何防止嵌入芯片中的存储器在“干扰”状况下失败,以 及如何筛选出这些可能在“干扰”状况下失败的嵌入芯片中的存储器已经成为 本领域的一个重要问题。
发明内容
有鉴于此,本发明的目的之一在于提供一种静态随机存取存储器及其测试 方法,以解决上述问题。
根据本发明的第一方面,公开了一种静态随机存取存储器。该静态随机存 取存储器包括存储单元阵列、行译码器、多个字线驱动器和仲裁器。存储单元 阵列包括多个存储单元行,其中,该多个存储单元行由多个字线分别使能。行 译码器用于根据行地址设定所述多个存储单元行中的一个。多个字线驱动器的 每一个耦接于该行译码器和该多个存储单元行中的一个。仲裁器用于保护相同 字线上的多个存储单元不被同时访问。
根据本发明的第二方面,公开了一种静态随机存取存储器的测试方法,其 中,该静态随机存取存储器包括具有多个存储单元行的存储单元阵列,每个存 储单元行受多个字线中的一个使能,该方法包括:在该多个存储单元行的第一 存储单元行的一单元上执行第一读操作;在该第一存储单元行的另一单元上执 行第一写操作,以将第一数据写入该另一单元;以及在该第一存储单元行的该 另一单元上执行第二读操作,以获得读取结果并根据该第一数据验证该读取结 果;其中,该第一读操作的执行时间和该第一写操作的执行时间至少彼此重叠。
采用本发明,当在静态随机存取存储器上执行读/写操作时,可以避免由于 “写干扰”问题引起的错误情况。
附图说明
图1是根据本发明示例实施例说明一种静态随机存取存储器的方块图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510427503.1/2.html,转载请声明来源钻瓜专利网。