[发明专利]一种CPU利用率控制方法及装置有效
申请号: | 201510476043.1 | 申请日: | 2015-08-05 |
公开(公告)号: | CN105183431B | 公开(公告)日: | 2018-09-28 |
发明(设计)人: | 郭瑞;乔强国 | 申请(专利权)人: | 瑞斯康达科技发展股份有限公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30;G06F9/50 |
代理公司: | 北京同达信恒知识产权代理有限公司 11291 | 代理人: | 刘醒晗 |
地址: | 100085 北京*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 cpu 利用率 控制 方法 装置 | ||
本发明公开了一种控制CPU利用率的方法及装置,首先探测中央处理器CPU的利用率,若CPU的利用率大于或等于第一阈值,则判断向分组芯片中的第一缓存队列发送抑制数据包的发送速率是否小于第一缓存队列的最低保证速率,若是,则提高向第一缓存队列发送抑制数据包的发送速率,其中,第一缓存队列用于缓存发送给所述CPU的所有控制数据包,第一缓存队列中的抑制数据包在从所述缓存队列出队后被丢弃,以及第一缓存队列中的抑制数据包的优先级高于第一缓存队列中的控制数据包的优先级,因此提高向第一缓存队列内抑制数据包发送可以降低第一缓存队列内的控制数据包的发送速率,从而实现了通过控制进入CPU的控制数据包的速率来控制CPU利用率。
技术领域
本发明涉及计算机通信技术领域,尤其涉及一种CPU利用率控制方法及装置。
背景技术
在交换设备和路由设备中,分组芯片负责数据平面的工作,比如数据包的转发或者路由,CPU(Central Processing Unit,中央处理器)负责控制平面的工作,比如协议处理工作,协处理器也可分担一些协议处理工作。
CPU利用率是指一段时间内CPU实际处理数据的时间占实际运行时间的百分比,是反映CPU工作状态及处理效率的指标。影响CPU利用率的因素主要有两个方面,一方面是物理事件,比如端口连接或断开,物理温度过高或过低等;另一方面是数据包对CPU的冲击,一般情况下,发送给CPU的数据包的速率越高,对CPU的冲击越大,CPU的利用率就越高。
在交换设备或路由设备正常工作状态下,物理事件发生的次数远小于数据包冲击CPU的次数,因此对进入CPU的数据包进行控制,成为控制CPU利用率高低的关键。
发明内容
本发明实施例提供一种CPU利用率控制方法及装置,用以结合CPU当前的利用率,采用抑制数据包挤占控制数据包的方式,实现对CPU利用率的有效控制。
本申请实施例提供一种CPU利用率控制方法,该方法包括:
探测中央处理器CPU的利用率;
若所述CPU的利用率大于或等于第一阈值,则判断向分组芯片中的第一缓存队列发送抑制数据包的发送速率是否小于所述第一缓存队列的最低保证速率,其中,所述第一缓存队列用于缓存发送给所述CPU的所有控制数据包,所述第一缓存队列中的抑制数据包在从所述缓存队列出队后被丢弃;
若是,则提高向所述第一缓存队列发送抑制数据包的发送速率;其中,所述第一缓存队列中的抑制数据包的优先级高于所述第一缓存队列中的控制数据包的优先级。
本申请是实施例提供了一种CPU利用率控制装置,该装置包括:
探测单元,用于探测中央处理器CPU的利用率;
判断单元,用于判断CPU的利用率是否大于或等于第一阈值,以及判断向分组芯片中的第一缓存队列发送抑制数据包的发送速率是否小于所述第一缓存队列的最低保证速率,其中,所述第一缓存队列用于缓存发送给所述CPU的所有控制数据包,所述第一缓存队列中的抑制数据包在从所述缓存队列出队后被丢弃;
抑制单元,用于当CPU的利用率大于或等于第一阈值,且向分组芯片中的第一缓存队列发送抑制数据包的发送速率小于所述第一缓存队列的最低保证速率,则提高向所述第一缓存队列发送抑制数据包的发送速率;其中,所述第一缓存队列中的抑制数据包的优先级高于所述第一缓存队列中的控制数据包的优先级。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞斯康达科技发展股份有限公司,未经瑞斯康达科技发展股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510476043.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:汉麻纺织品
- 下一篇:一种具有高精度低能耗特性的固定位宽乘法器