[发明专利]一种用于DC‑DC变换器的纹波补偿控制电路有效
申请号: | 201510477536.7 | 申请日: | 2015-08-06 |
公开(公告)号: | CN104967298B | 公开(公告)日: | 2017-05-31 |
发明(设计)人: | 明鑫;冯捷斐;徐俊;王军;马亚东;张波 | 申请(专利权)人: | 电子科技大学 |
主分类号: | H02M1/14 | 分类号: | H02M1/14 |
代理公司: | 成都点睛专利代理事务所(普通合伙)51232 | 代理人: | 葛启函 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 用于 dc 变换器 补偿 控制电路 | ||
1.一种用于DC-DC变换器的纹波补偿控制电路,包括纹波产生电路、纹波采样电压电流转换电路和纹波叠加电路;
所述纹波产生电路由由第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第六电阻R6、第七电阻R7、第八电阻R8、第一电容C1、第二电容C2、第三电容C3、第四电容C4、运算放大器构成;外部输入信号依次通过第一电阻R1、第二电阻R2、第四电阻R4、第五电阻R5后接运算放大器的正向输入端;第一电阻R1和第二电阻R2的连接点通过第一电容C1后接地;第二电阻R2和第四电阻R4的连接点通过第三电阻R3后接地;第四电阻R4和第五电阻R5的连接点通过第二电容C2后接地;第五电阻R5和运算放大器正向输入端的连接点通过第三电容C3后接地;运算放大器的输出与运算放大器的反向输入端相连,并依次通过第六电阻R6和第七电阻R7后接地;第六电阻R6和第七电阻R7的连接点通过第八电阻R8后接纹波采样电压电流转换电路的第一输入端;第八电阻R8与纹波采样电压电流转换电路第一输入端的连接点通过第四电容C4后接地;第二电阻R2、第三电阻R3和第四电阻R4的连接点接纹波采样电压电流转换电路的第二输入端;
所述纹波采样电压电流转换电路由第一PMOS管MP1、第二PMOS管MP2、第三PMOS管MP3、第四PMOS管MP4、第五PMOS管MP5、第六PMOS管MP6、第七PMOS管MP7、第八PMOS管MP8、第九PMOS管MP9、第十PMOS管MP10、第十一PMOS管MP11、第十二PMOS管MP12、第十三PMOS管MP13、第十四PMOS管MP14、第十五PMOS管MP15、第十六PMOS管MP16、第一NMOS管MN1、第二NMOS管MN2、第三NMOS管MN3、第四NMOS管MN4、第五NMOS管MN5、第六NMOS管MN6、第七NMOS管MN7、第八NMOS管MN8、第一NPN型三极管QN1、第二NPN型三极管QN2、第一PNP型三极管QP1、第二PNP型三极管QP2和第九电阻R9构成;第一PMOS管MP1的源极接电源,其栅极与漏极互连,其栅极接第二PMOS管MP2的栅极,其漏极接第十二PMOS管MP12的源极;第十二PMOS管MP12的栅极和漏极互连,其漏极接第二NMOS管MN2的漏极;第二NMOS管MN2的栅极接第一NMOS管MN1的栅极,其源极接地;第一NMOS管MN1的栅极与漏极互连,其漏极接外部电流IB,其源极接地;第二PMOS管MP2的源极接电源,其漏极接第一PNP型三极管QP1的发射极;第一PNP型三极管的基极为纹波采样电压电流转换电路的第一输入端,其集电极接地;第二PMOS管MP2漏极与第一PNP型三极管QP1发射极的连接点接第一NPN型三极管QN1的基极;第一NPN型三极管QN1的集电极接第三PMOS管MP3的漏极,其发射极接第三NMOS管MN3的漏极;第三PMOS管MP3的源极接电源,其栅极和漏极互连;第三NMOS管MN3的栅极与第一NMOS管MN1的栅极、第二NMOS管MN2的栅极和第四NMOS管MN4的栅极互连;第三NMOS管MN3的源极接地;第一NPN型三极管QN1发射极与第三NMOS管MN3漏极的连接点通过第九电阻R9后接第二NPN型三极管QN2发射极与第四NMOS管MN4漏极的连接点;第二NPN型三极管QN2的集电极接第四PMOS管MP4的漏极,其基极接第五PMOS管MP5漏极与第二PNP型三极管QP2发射极的连接点;第四PMOS管MP4的源极接电源,其栅极和漏极互连;第二PNP型三极管QP2的基极为纹波采样电压电流转换电路的第二输入端,其集电极接地;第五PMOS管MP5的源极接电源,其栅极接第二PMOS管MP2的栅极;第六PMOS管MP6的源极接电源,其栅极接第三PMOS管MP3的栅极,其漏极接第十三PMOS管MP13的源极;第十三PMOS管MP13的栅极接第十四PMOS管MP14的栅极,其漏极接第五NMOS管MN5的漏极;第五NMOS管MN5的栅极和漏极互连,其栅极接第六NMOS管MN6的栅极,其源极接地;第六NMOS管MN6的源极接地,其漏极接第十四PMOS管MP14的漏极;第十四PMOS管MP14的源极接第七PMOS管的漏极和第八PMOS管MP8的漏极;第七PMOS管MP7的源极接电源,其栅极接第四PMOS管MP4的栅极;第八PMOS管MP8的源极接电源,其栅极接第五PMOS管MP5的栅极;第九PMOS管MP9的源极接电源,其栅极接第三PMOS管MP3的栅极,其漏极接第十五PMOS管MP15的源极;第十五PMOS管MP15的栅极接第十二PMOS管MP12的栅极,其漏极接第七NMOS管MN7的漏极;第七NMOS管MN7的栅极和漏极互连,其栅极接第八NMOS管MN8的栅极,其源极接地;第八NMOS管MN8的源极接地,其漏极接第十六PMOS管MP16的漏极;第十六PMOS管MP16的栅极接第十五PMOS管MP15的栅极,其源极接第十PMOS管MP10的漏极和第十一PMOS管MP11的漏极;第十PMOS管MP10的源极接电源,其栅极接第七PMOS管MP7的栅极;第十一PMOS管MP11的源极接电源,其栅极接第八PMOS管MP8的栅极;第十四PMOS管MP14漏极与第六NMOS管MN6漏极的连接点为纹波采样电压电流转换电路的第一输出端,第十六PMOS管MP16漏极与第八NMOS管MN8漏极的连接点为纹波采样电压电流转换电路的第二输出端;
所述纹波叠加电路由第十七PMOS管MP17、第十八PMOS管MP18、第十九PMOS管MP19、第二十PMOS管MP20、第二十一PMOS管MP21、第二是二PMOS管MP22、第二十三PMOS管MP23、第二十四PMOS管MP24、第二十五PMOS管MP25、第二十六PMOS管MP26、第二十七PMOS管MP27、第二十八PMOS管MP28、第二十九PMOS管MP29、第三十PMOS管MP30、第九NMOS管MN9、第十NMOS管MN10、第十一NMOS管MMN11、第三PNP型三极管QP3、第四PNP型三极管QP4、第五PNP型三极管QP5、第六PNP型三极管QP6、第十电阻R10、第十一电阻R11、第十二电阻R12、第十三电阻R13、第十四电阻R14、第十五电阻R15、第十六电阻R16、第十七电阻R17、第十八电阻R18、第十九电阻R19、第二十电阻R20、第二十一电阻R21、第一电流源IB1、第二电流源IB2和第三电流源IB3构成;第十七PMOS管MP17的源极接电源,其栅极和漏极互连,其漏极接第一电流源IB1的正极;第一电流源IB1的负极接地;第十七PMOS管MP17的栅极、第十八PMOS管MP18的栅极和第十九PMOS管MP19的栅极互连;第十八PMOS管MP18的源极接电源,其漏极接第十九PMOS管MP19的漏极;第十九PMOS管MP19的源极接电源,其漏极接第二十PMOS管MP20的漏极;第二十PMOS管MP20的源极接电源,其漏极接第二十一PMOS管MP21的漏极;第二十一PMOS管MP21的源极接电源,其栅极接第二十二PMOS管MP22的栅极,其漏极接第二十八PMOS管MP28的源极;第二十八PMOS管MP28的栅极接第二十九PMOS管MP29的栅极,其漏极接第六PNP型三极管QP6的发射极;第六PNP型三极管QP6的基极接第九NMOS管MN9的漏极,其集电极接地;第九NMOS管MN9的栅极和漏极互连,其源极接地;第二十二PMOS管MP22的源极接电源,其漏极接第二十九PMOS管MP29的源极;第二十九PMOS管MP29的漏极依次通过第十一电阻R11和第十三电阻R13后接第五PNP型三极管QP5的发射极;第十一电阻R11和第十三电阻R13的连接点接纹波采样电压电流转换电路的第一输出端;第十三电阻R13与第五PNP型三极管QP5发射极的连接点接第二十三PMOS管MP23的漏极;第二十三PMOS管MP23的源极接电源;第五PNP型三级干QP5的基极依次通过第十八电阻R18和第十四电阻R14后接反馈电压VFB,其集电极接地;第十八电阻R18和第十四电阻R14的连接点通过第二十电阻R20后接第十NMOS管MN10的漏极;第十NMOS管MN10的栅极、第十一NMOS管MN11的栅极和第九NMOS管MN9的栅极互连;第十NMOS管MN10的源极接地;第十一NMOS管MN11的漏极依次通过第二十一电阻R21和第十六电阻R16后接基准电压Vref,其源极接地;第二十一电阻R21和第十六电阻R16的连接点通过第五电容C5接第十八电阻R18和第十四电阻R14的连接点;第二十一电阻R21和第十六电阻R16的连接点通过第十九电阻R19接第三PNP型三极管QP3的基极;第三PNP型三极管QP3的发射极依次通过第十五电阻R15和第十二电阻R12后接第三十PMOS管MP30的漏极,其集电极接地;第三十PMOS管MP30的栅极与第二十八PMOS管MP28和第二十九PMOS管MP29的栅极互连;第三十PMOS管MP30的源极接第二十五PMOS管MP25的漏极;第二十五PMOS管MP25的栅极、第二十六PMOS管MP26的栅极、第二十一PMOS管MP21的栅极和第二十二PMOS管MP22的栅极互连;第二十五PMOS管MP25的源极接电源;第三PNP型三极管QP3发射极与第十五电阻R15的连接点接纹波采样电压电流转换电路的第二输出端;第十二电阻R12和第十五电阻R15的连接点接第二十四PMOS管MP24的漏极;第二十四PMOS管MP24的栅极、第二十三PMOS管MP23的栅极、第二十PMOS管MP20的栅极、第二十七PMOS管MP27的栅极互连;第二十四PMOS管MP24的源极接电源;第十二电阻R12和第十五电阻R15的连接点通过第十七电阻R17后接第四PNP型三极管QP4的发射极;第四PNP型三极管QP4的基极通过第十电阻R10后为纹波叠加电路的输出端,其集电极接地;第二十六PMOS管MP26的源极接电源,其栅极和漏极互连,其漏极接第二电流源IB2的正极;第二电流源IB2的负极接地;第二十七PMOS管MP27的源极接电源,其栅极与漏极互连,其漏极接第三电流源IB3的正极;第三电流源IB3的负极接地。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510477536.7/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H02M 用于交流和交流之间、交流和直流之间、或直流和直流之间的转换以及用于与电源或类似的供电系统一起使用的设备;直流或交流输入功率至浪涌输出功率的转换;以及它们的控制或调节
H02M1-00 变换装置的零部件
H02M1-02 .专用于在静态变换器内的放电管产生栅极控制电压或引燃极控制电压的电路
H02M1-06 .非导电气体放电管或等效的半导体器件的专用电路,例如闸流管、晶闸管的专用电路
H02M1-08 .为静态变换器中的半导体器件产生控制电压的专用电路
H02M1-10 .具有能任意地用不同种类的电流向负载供电的变换装置的设备,例如用交流或直流
H02M1-12 .减少交流输入或输出谐波成分的装置