[发明专利]一种数据中心的高速并行处理架构有效
申请号: | 201510526525.3 | 申请日: | 2015-08-26 |
公开(公告)号: | CN105045761B | 公开(公告)日: | 2018-08-28 |
发明(设计)人: | 林雪山 | 申请(专利权)人: | 福建恒天晨光节能服务有限公司 |
主分类号: | G06F15/163 | 分类号: | G06F15/163;G06F15/173 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 361000 福建省厦门市*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 数据中心 高速 并行 处理 架构 | ||
1.一种数据中心的高速并行处理架构,包括多块处理单板,其特征在于,一块处理单板包括:至少两个收发器、至少一个FPGA可编程逻辑芯片和至少两个处理器CPU,CPU通过CPU高速串行接口与所述FPGA芯片连接,所述FPGA芯片内部设有多个高速串行收发器核和对应的多个协处理器MCU;所述FPGA内嵌多个与各协处理器MCU相对应的嵌入式存储器;所述嵌入式存储器配置为可以读写操作的双端口模式,所述至少两个CPU之间通过高速串行接口连接,所述至少两个CPU通过标准高速光纤与外部的处理单板上的CPU实现互连。
2.根据权利要求1所述的数据中心的高速并行处理架构,其特征在于,所述FPGA芯片内由相对应的高速串行收发器核、协处理器MCU和嵌入式存储器依次连接组成的多路串行通道,各通道互相独立。
3.根据权利要求1所述的数据中心的高速并行处理架构,其特征在于,所述高速串行接口为Rapid IO接口。
4.根据权利要求1所述的数据中心的高速并行处理架构,其特征在于,所述标准高速光纤为1000BASE-FX接口。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福建恒天晨光节能服务有限公司,未经福建恒天晨光节能服务有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510526525.3/1.html,转载请声明来源钻瓜专利网。