[发明专利]一种面向健康管理的SoC系统有效
申请号: | 201510531205.7 | 申请日: | 2015-08-26 |
公开(公告)号: | CN105183432B | 公开(公告)日: | 2018-02-27 |
发明(设计)人: | 鲁毅;周津;付彦淇;何全 | 申请(专利权)人: | 中国航天科工集团第三研究院第八三五七研究所 |
主分类号: | G06F9/30 | 分类号: | G06F9/30;G06F1/32 |
代理公司: | 中国兵器工业集团公司专利中心11011 | 代理人: | 刘东升 |
地址: | 300308 天津*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 面向 健康 管理 soc 系统 | ||
技术领域
本发明属于集成电路领域,涉及一种面向健康管理的SoC系统。
背景技术
设备健康管理是70年代美国军方提出并应用于复杂武器系统维护的一种概念,到目前为止,健康管理的实现基于分立传感器、通用微处理器系统、上位机监控系统、数据库。该系统实现复杂、代价高昂,且不适合应用于一般长寿命设备的健康管理或者嵌入式设备本地化的健康管理。
因此,有必要利用新的半导体手段,提供一种面向健康管理的SOC设计方法,简化健康管理系统的设计实现,以便克服上述缺陷。
发明内容
(一)要解决的技术问题
本发明要解决的技术问题是:提供一种面向健康管理的SOC系统,利用先进半导体手段简化健康管理的系统实现,便于向更多领域的设备中推广健康管理维护办法。
(二)技术方案
为了解决上述技术问题,本发明提供一种面向健康管理的SoC系统,其包括:与第一总线001连接的微处理器、直接存储访问单元、系统滴答定时器、算法单元和中断控制器;微处理器通过第二总线002连接FLASH器件和第一存储器SRAM1;直接存储访问单元和微处理器均通过第三总线003连接外设和第二存储器SRAM2;算法单元通过第四总线004连接日志存放单元、电压监控单元、电流监控单元、温度监控单元、湿度监控单元、系统时间定时器;中断控制器直接连接算法单元、电压监控单元、电流监控单元、温度监控单元、湿度监控单元、系统时间定时器;日志存放单元通过第三总线003连接外设和第二存储器SRAM2。
其中,所述微处理器指令全部存放在FLASH器件中;第一存储器SRAM1用于存放经常执行指令尤其是中断服务程序段,用于提高中断服务程序的处理效率和整个系统的程序处理效率;第二存储器SRAM2用于存放常用数据、程序运行过程中产生的中间数据和主机间交换的缓存数据。
其中,所述中断控制器的参数由微处理器通过第一总线001进行配置,配置完成后,所有与健康管理相关的中断交由算法单元进行处理,在核外通过硬件完成中断服务动作。
其中,所述系统时间定时器为万年历计数器,时间表示范围覆盖整个产品生命周期;系统滴答定时器用于在系统中使用实时操作系统时,为操作系统提供滴答定时功能。
其中,所述系统中各单元、部件以及总线之间用于互联的接口模块可为SPI接口,I2C接口、CAN接口、1553B接口、以太网接口、UART接口、GPIO接口。
其中,所述微处理器在单独电源域工作,独立进入低功耗状态;
所述第二总线002与第一存储器SRAM1在同一个电源域中,在微处理器进入低功耗状态后,仍保持供电,以满足系统快速处理中断的需求;
所述第三总线003、第二存储器SRAM2、FLASH器件为一个电源域,在微处理器进入低功耗状态前,由微处理器将该电源域关闭,此后,微处理器的取指令动作将在第一存储器SRAM1中进行;
所述第四总线004、中断控制器、日志存放单元、电压监控单元、电流监控单元、温度监控单元、湿度监控单元、系统时间定时器划分在同一个电源域,在微控制器及系统其他部分进入低功耗后,独立进行系统中实现采集和健康管理功能,自行进入低功耗,并在必要时刻唤醒微处理器完成必要动作;
第一总线001的外设及其他单元设置在一个电源域,单独供电。
其中,所述系统包括三个时钟来源,其中秒脉冲时钟和工作时钟源来自片外,独立电源域工作用时钟位于片内;秒脉冲时钟作为系统时间定时器的时钟来源;工作时钟源作为微处理器、直接存储访问单元、系统嘀嗒定时器、存储控制与外设、第一总线001、第二总线002、第三总线003的时钟来源;工作时钟源和独立电源域工作用时钟由独立域时钟切换开关控制,以选择其中一个作为系统时间定时器、中断控制器、第四总线004、日志存放单元、电压监控单元、电流监控单元、温度监控单元、湿度监控单元的时钟来源。
(三)有益效果
上述技术方案所提供的面向健康管理的SoC系统,通过引入存放常用执行指令的存储器,能够提高中断服务程序的处理效率和整个系统的程序处理效率;通过微处理器配置中断控制参数,中断可交由算法单元进行处理,不必占用处理器资源,提高中断处理的实时性,并降低系统对微处理器的性能要求;通过独立电源域的划分,实现了低功耗。
附图说明
图1为本实施例实现的SoC架构图;
图2为本实施例实现的主要电源域划分图;
图3为本实施例实现的时钟域划分图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国航天科工集团第三研究院第八三五七研究所,未经中国航天科工集团第三研究院第八三五七研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510531205.7/2.html,转载请声明来源钻瓜专利网。