[发明专利]显示装置及其控制方法以及存储介质有效
申请号: | 201510552268.0 | 申请日: | 2015-09-01 |
公开(公告)号: | CN105390083B | 公开(公告)日: | 2019-01-15 |
发明(设计)人: | 水野公靖 | 申请(专利权)人: | 卡西欧计算机株式会社 |
主分类号: | G09G3/20 | 分类号: | G09G3/20;G09G3/36;G09G5/00;G04G21/00 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 王亚爱 |
地址: | 日本国*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 显示装置 及其 控制 方法 | ||
1.一种显示装置,其特征在于,具有:
第1运算处理电路;
第2运算处理电路;
帧存储器,覆盖并保存由上述第1运算处理电路生成的第1图像数据以及由上述第2运算处理电路生成的第2图像数据;
显示器,基于保存在上述帧存储器中的上述第1图像数据以及上述第2图像数据,显示规定的图像;和
驱动器电路,包括上述帧存储器,且控制上述显示器,
上述第1运算处理电路或者上述第2运算处理电路在上述第1运算处理电路没有将上述第1图像数据覆盖并保存于上述帧存储器中的情况下,将上述第1运算处理电路设定为节电状态,
上述显示器包括:通过上述第1运算处理电路控制显示状态的第1显示面板;和通过上述第2运算处理电路控制显示状态的第2显示面板,
上述驱动器电路包括:覆盖并保存上述第1图像数据的第1帧存储器和;覆盖并保存上述第2图像数据的第2帧存储器,
上述第2运算处理电路选择性地控制上述第1显示面板以及上述第2显示面板的显示状态。
2.根据权利要求1所述的显示装置,其特征在于,
上述显示装置还具有数据传输速度不同的第1接口和第2接口,
上述第1运算处理电路经由上述第1接口而将上述第1图像数据依次覆盖并保存于上述第1帧存储器中,
上述第2运算处理电路经由上述第2接口而将上述第2图像数据依次覆盖并保存于上述第2帧存储器。
3.一种显示装置,其特征在于,具有:
第1运算处理电路;
第2运算处理电路;
帧存储器,覆盖并保存由上述第1运算处理电路生成的第1图像数据以及由上述第2运算处理电路生成的第2图像数据;和
显示器,基于保存在上述帧存储器中的上述第1图像数据以及上述第2图像数据,显示规定的图像,
上述第1运算处理电路或者上述第2运算处理电路在上述第1运算处理电路没有将上述第1图像数据覆盖并保存于上述帧存储器中的情况下,将上述第1运算处理电路设定为节电状态,
上述显示装置还具有数据传输速度不同的第1接口和第2接口,
上述第1运算处理电路经由上述第1接口将上述第1图像数据依次覆盖并保存于上述帧存储器中,
上述第2运算处理电路经由上述第2接口将上述第2图像数据依次覆盖并保存于上述帧存储器中。
4.根据权利要求3所述的显示装置,其特征在于,
在将上述帧存储器几乎全部改写的情况下,上述第1运算处理电路经由上述第1接口而向上述帧存储器进行显示数据的发送,
在将上述帧存储部分改写的情况下,上述第2运算处理电路经由上述第2接口而进行显示数据的发送。
5.根据权利要求4所述的显示装置,其特征在于,
在上述第2运算处理电路进行上述显示数据的发送时,上述第1运算处理电路处于睡眠状态。
6.根据权利要求3所述的显示装置,其特征在于,
经由上述第1接口使显示数据显示于第1显示面板,经由上述第2接口使上述显示数据显示于第2显示面板。
7.根据权利要求6所述的显示装置,其特征在于,
上述帧存储器包括:覆盖并保存上述第1图像数据的第1帧存储器;和覆盖并保存上述第2图像数据的第2帧存储器,
上述第1接口向上述第1帧存储器进行显示数据的发送,
上述第2接口向上述第2帧存储器进行显示数据的发送。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于卡西欧计算机株式会社,未经卡西欧计算机株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510552268.0/1.html,转载请声明来源钻瓜专利网。