[发明专利]记忆体驱动电路有效
申请号: | 201510590023.7 | 申请日: | 2015-09-16 |
公开(公告)号: | CN105304116B | 公开(公告)日: | 2018-07-20 |
发明(设计)人: | 简汎宇;张家璜;黄圣财;吴瑞仁 | 申请(专利权)人: | 江苏时代全芯存储科技有限公司;英属维京群岛商时代全芯科技有限公司 |
主分类号: | G11C11/16 | 分类号: | G11C11/16;G11C11/56;G11C13/00 |
代理公司: | 北京律诚同业知识产权代理有限公司 11006 | 代理人: | 徐金国 |
地址: | 223001 江苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 记忆体 驱动 电路 | ||
1.一种记忆体驱动电路,其特征在于,包含:
一可编程电流源,用以产生一第一电流与一第二电流,该第二电流驱动一记忆单元且在该记忆单元的一电流输入端产生一元件电压,该第二电流的大小与该第一电流呈一固定比例关系;
一参考电压产生单元,具有一参考电压端以输出一晶体电压;
一电压比较单元,具有一第一电压输入端、一第二电压输入端及一比较输出端,该参考电压端电性连接该第一电压输入端,该记忆单元的该电流输入端电性连接该第二电压输入端,该比较输出端电性耦接该可编程电流源;
该电压比较单元比较该晶体电压与该元件电压的大小,由该比较输出端输出一第一控制信号控制该可编程电流源,以调整该第一电流与该第二电流的大小。
2.根据权利要求1所述的记忆体驱动电路,其特征在于,该比较输出端电性连接至该参考电压产生单元,使该第一控制信号控制该参考电压产生单元,以调整该晶体电压的大小。
3.根据权利要求1所述的记忆体驱动电路,其特征在于,该电压比较单元,包含:
一运算放大器,其具有一第一端、一第二端及一放大器输出端,该第一端连接该第一电压输入端,该第二端连接该第二电压输入端;
一D型正反器单元,其具有一数据输入端,一数据输出端与一时脉输入端,该放大器输出端电性连接该数据输入端,该运算放大器比较该晶体电压与该元件电压的大小,由该放大器输出端输出一第二控制信号至该数据输入端,该D型正反器单元在每个时脉周期取样该第二控制信号的电位,转成一逻辑数值输出至该数据输出端;
一逻辑电路单元,具有一逻辑输入端与一逻辑输出端,该数据输出端电性连接该逻辑输入端,该逻辑输出端电性连接至该比较输出端,该逻辑电路单元运算该逻辑数值后,送出该第一控制信号至该比较输出端。
4.根据权利要求3所述的记忆体驱动电路,其特征在于,该比较输出端电性连接至该参考电压产生单元,使该第一控制信号控制该参考电压产生单元,以调整该晶体电压的大小。
5.根据权利要求1所述的记忆体驱动电路,其特征在于,该固定比例关系指该第二电流的大小为该第一电流的N倍或1/N倍,其中N为正整数。
6.根据权利要求1所述的记忆体驱动电路,其特征在于,该参考电压产生单元的电源为一定电压源。
7.根据权利要求1所述的记忆体驱动电路,其特征在于,该参考电压产生单元的电源为一定电流源。
8.根据权利要求3所述的记忆体驱动电路,其特征在于,该D型正反器单元包含多个D型正反器,所述D型正反器串接,且共用同一时脉。
9.根据权利要求3所述的记忆体驱动电路,其特征在于,该可编程电流源包含一暂存器与一可编程参考电流单元,该暂存器储存该时脉周期所取得的该第一控制信号,并设定该可编程参考电流单元的电流大小,以产生该第一电流。
10.根据权利要求4所述的记忆体驱动电路,其特征在于,该参考电压产生单元包含一暂存器与多工器,以储存该时脉周期所取得的该第一控制信号,并调整该晶体电压的值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于江苏时代全芯存储科技有限公司;英属维京群岛商时代全芯科技有限公司,未经江苏时代全芯存储科技有限公司;英属维京群岛商时代全芯科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510590023.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:SRAM存储器的中央管控电路
- 下一篇:电子语音漂流瓶