[发明专利]具有子DAC的DAC以及相关方法有效
申请号: | 201510595055.6 | 申请日: | 2015-09-17 |
公开(公告)号: | CN105720989B | 公开(公告)日: | 2019-05-31 |
发明(设计)人: | J·L·沃利;M·奥尔沃迪 | 申请(专利权)人: | 意法半导体公司 |
主分类号: | H03M1/66 | 分类号: | H03M1/66 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华;张曦 |
地址: | 美国得*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 dac 以及 相关 方法 | ||
1.一种数模转换器(DAC),包括:
解码器,被配置为接收数字输入信号;
并联地耦合至所述解码器的第一子DAC和第二子DAC,所述第一子DAC和所述第二子DAC中的每个子DAC包括第一最低有效位(LSB)库和第二LSB库以及最高有效位(MSB)库,所述MSB库耦合在所述第一LSB库与所述第二LSB库之间;
所述解码器被配置为基于所述数字输入信号来选择性地控制所述第一LSB库和所述第二LSB库以及所述MSB库;以及
输出网络,所述输出网络耦合至所述第一子DAC和所述第二子DAC并且被配置为生成与所述数字输入信号相关的模拟输出信号;
所述第一LSB库和所述第二LSB库被相应耦合至第一参考电压和第二参考电压,所述第二参考电压小于所述第一参考电压;
所述解码器包括:
第一解码器电路,具有第一比特长度;
第二解码器电路,具有比所述第一比特长度大的第二比特长度;以及
逻辑电路装置,被配置为缓冲所述第一解码器电路和所述第二解码器电路的数字输入信号,所述第一解码器电路和所述第二解码器电路中的每个解码器电路具有多个输出,来自所述数字输入信号的LSB值控制所述第一解码器电路的所述多个输出的使能,来自所述数字输入信号的MSB值控制所述第二解码器电路的所述多个输出的使能;
所述逻辑电路装置包括多个并联耦合的异或门,以及在所述多个异或门下游耦合的多个反相器。
2.根据权利要求1所述的DAC,其中所述解码器被配置为,基于来自所述数字输入信号的所述LSB值来设置所述第一LSB库和所述第二LSB库的状态。
3.根据权利要求2所述的DAC,其中所述解码器被配置为,设置所述第一LSB库和所述第二LSB库的状态,以使得所述第一LSB库的状态与所述第二LSB库的状态是互补的。
4.根据权利要求1所述的DAC,其中所述解码器被配置为,基于来自所述数字输入信号的所述MSB值来设置所述MSB库的状态。
5.根据权利要求1所述的DAC,其中所述输出网络包括第一多个开关和第二多个开关,所述第一多个开关和所述第二多个开关分别耦合至所述第一子DAC的输出和所述第二子DAC的输出。
6.根据权利要求1所述的DAC,其中每个LSB库包括:
多个LSB开关,所述多个LSB开关并联地耦合至第一参考电压和第二参考电压中的一个参考电压;以及
多个LSB电阻器,每个LSB电阻器耦合在所述多个LSB开关中的相邻LSB开关之间。
7.根据权利要求6所述的DAC,其中所述MSB库包括:
多个MSB开关,所述多个MSB开关并联地耦合至每个子DAC的输出;以及
多个MSB电阻器,每个MSB电阻器耦合在所述多个MSB开关中的相邻MSB开关之间。
8.根据权利要求7所述的DAC,其中所述多个MSB开关和所述多个MSB电阻器限定可调节的分压器。
9.根据权利要求7所述的DAC,其中每个MSB电阻器具有四倍于每个LSB电阻器的电阻值的电阻值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体公司,未经意法半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510595055.6/1.html,转载请声明来源钻瓜专利网。