[发明专利]用于校正惠斯通电桥的电压偏移的设备有效
申请号: | 201510604167.3 | 申请日: | 2015-09-21 |
公开(公告)号: | CN105652938B | 公开(公告)日: | 2018-10-09 |
发明(设计)人: | T·马松;S·庞塔罗洛 | 申请(专利权)人: | 意法半导体(格勒诺布尔2)公司 |
主分类号: | G05F1/56 | 分类号: | G05F1/56 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华;张昊 |
地址: | 法国格*** | 国省代码: | 法国;FR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 校正 斯通 电桥 电压 偏移 设备 | ||
1.一种电子设备,包括惠斯通电桥电路(WB)和校正电路(CC),所述惠斯通电桥电路具有第一输出端子和第二输出端子,所述校正电路耦合至所述惠斯通电桥电路(WB)并被配置为校正所述惠斯通电桥电路(WB)的所述第一输出端子和所述第二输出端子处的输出电压的偏移,其特征在于,所述校正电路(CC)包括:输入接口(7),用于接收第一电压;供电模块(1),被配置为向所述惠斯通电桥电路(WB)提供从所述第一电压中抽取的第二电压以及从属于所述惠斯通电桥电路(WB)的电阻器的当前值的第一电流(I1)并且被配置为形成与所述第一电流(I1)成比例的第二电流(I2);以及数字/模拟电流转换器(DAC),被配置为基于数字校正信号(DCS)和所述第二电流(I2)直接分别向所述惠斯通电桥电路(WB)的所述第一输出端子和所述第二输出端子(2,3)传送第一校正电流和第二校正电流。
2.根据权利要求1所述的设备,其中所述第二电压基本等于所述第一电压或者基本与所述第一电压成比例。
3.根据权利要求1或2所述的设备,所述数字/模拟电流转换器(DAC)包括旨在接收所述第二电流(I2)的第一转换器输入(EC1)、旨在接收所述数字校正信号(DCS)的第二转换器输入(EC2)以及耦合至所述惠斯通电桥电路(WB)的所述第一输出端子和所述第二输出端子(2,3)以传送所述校正电流的、由所述第一校正电流和所述第二校正电流形成的差分电流输出(BS1,BS2)。
4.根据权利要求3所述的设备,其中所述供电模块(1)包括第一电流源(5)和第二电流源(6),所述第一电流源旨在传送所述第一电流(I1)并通过跟随放大器(4)驱动,所述跟随放大器(4)的非反相输入耦合至所述输入接口(7),所述第一电流源的输出耦合至所述惠斯通电桥电路(WB)的供电端子(9),该端子耦合至所述跟随放大器(4)的反相输入(10),所述第二电流源旨在传送所述第二电流(I2)并通过所述跟随放大器(4)驱动。
5.根据权利要求4所述的设备,其中所述第一电流源(5)包括至少一个第一双极型晶体管(50),其基极耦合至所述跟随放大器(4)的输出(8)且集电极耦合至所述惠斯通电桥电路(WB)的所述供电端子(9),并且所述第二电流源(6)包括至少一个第二双极型晶体管(60),其基极耦合至所述跟随放大器(4)的输出(8)且集电极耦合至所述第一转换器输入(EC1)。
6.根据权利要求4所述的设备,其中所述供电模块包括:
至少一个第一PMOS晶体管,其栅极耦合至所述跟随放大器(4)的输出(8),并且其漏极通过第一斩波电路(H1)耦合至所述惠斯通电桥电路(WB)的所述供电端子(9)且通过第二斩波电路(H2)耦合至所述第一转换器输入(EC1),
至少一个第二PMOS晶体管,其栅极耦合至所述跟随放大器(4)的输出(8),并且其漏极通过第三斩波电路(H3)耦合至所述惠斯通电桥电路(WB)的所述供电端子(9)并反馈至所述跟随放大器(4)的另一输入(8)上且通过第四斩波电路(H4)耦合至所述第一转换器输入(EC1);以及
控制装置(CM),被配置为控制斩波电路,使得所述第一电流源(5)可选地包括所述至少一个第一PMOS晶体管(51)或所述至少一个第二PMOS晶体管(61),并且所述第二电流源(6)可选地包括所述至少一个第二PMOS晶体管(61)或所述至少一个第一PMOS晶体管(51)。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体(格勒诺布尔2)公司,未经意法半导体(格勒诺布尔2)公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510604167.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种智能稳压电源控制电路
- 下一篇:一种音频导引电动车