[发明专利]一种存储芯片的数据保护电路及其方法有效

专利信息
申请号: 201510619769.6 申请日: 2015-09-25
公开(公告)号: CN105224425B 公开(公告)日: 2018-02-06
发明(设计)人: 符长林;胡孝平 申请(专利权)人: 深圳市共济科技股份有限公司
主分类号: G06F11/16 分类号: G06F11/16;G11C16/22
代理公司: 深圳市君胜知识产权代理事务所(普通合伙)44268 代理人: 王永文,刘文求
地址: 518057 广东省深圳市南*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 存储 芯片 数据 保护 电路 及其 方法
【说明书】:

技术领域

发明涉及互联网数据技术领域,特别涉及一种存储芯片的数据保护电路及其方法。

背景技术

目前在IDC(Internet Data Center,互联网数据中心)机房的监控设备中,通常会存储一部分只读信息在外部EEPROM芯片内,如通讯地址等。当MCU死机、程序跑飞时或有外部干扰的情况下,会对外部EEPROM芯片内的信息进行修改.从而导致监控设备在系统中不能正常上传数据或通讯,出现误告警现象。

因而现有技术还有待改进和提高。

发明内容

鉴于上述现有技术的不足之处,本发明的目的在于提供一种存储芯片的数据保护电路及其方法,以解决现有IDC机房的监控设备不能防止MCU程序跑飞或外部干扰时对EEPROM数据的修改。

为了达到上述目的,本发明采取了以下技术方案:

一种存储芯片的数据保护电路,其包括MCU、转换单元和外部EEPROM存储芯片;

所述MCU判断接收到控制指令是否为写数据指令,是则输出波形写信号,否则输出电平信号;转换单元根据所述波形写信号输出电平写信号启动外部EEPROM存储芯片的写操作;转换单元还根据所述电平信号输出电平读信号启动读操作,禁止外部EEPROM存储芯片的写操作。

所述的存储芯片的数据保护电路中,所述转换单元包括施密特触发器、第一电阻、延时电阻和延时电容;所述施密特触发器的脚连接MCU的I/O脚,施密特触发器的脚连接外部EEPROM存储芯片的WP脚和第一电阻的一端,第一电阻的另一端连接电源端,施密特触发器的1Rext脚连接延时电阻的一端和延时电容的一端,延时电阻的另一端连接电源端,延时电容的另一端连接施密特触发器的,施密特触发器的VCC脚连接电源端。

所述的存储芯片的数据保护电路中,所述转换单元还包括第二电阻,所述第二电阻的一端连接施密特触发器的1B脚,第二电阻的另一端连接电源端。

所述的存储芯片的数据保护电路中,所述MCU的I/O脚输出方波时,施密特触发器在第一个方波脉冲的下降沿输出低电平给外部EEPROM存储芯片的WP 脚;

若在延时时间内无其他方波脉冲,则所述低电平维持延时时间后自动翻转为高电平;

若在延时时间内有其他方波脉冲,每检测一个下降沿,施密特触发器输出低电平并延时,直至最后一个方波的下降沿,施密特触发器输出低电平并维持延时时间后自动翻转为高电平。

所述的存储芯片的数据保护电路中,所述外部EEPROM存储芯片设置有用于存储数据的读写区和备份区,MCU内部设置有用于存储数据的FLASH存储器。

一种采用所述的存储芯片的数据保护电路的数据保护方法,其包括:

A、上电后,MCU判断接收到控制指令是否为写数据指令,是则输出波形写信号并执行步骤B,否则输出电平信号并执行步骤C;

B、转换单元根据所述波形写信号输出电平写信号启动外部EEPROM存储芯片的写操作;

C、转换单元根据所述电平信号输出电平读信号启动读操作,禁止外部EEPROM存储芯片的写操作。

所述的数据保护方法中,在所述步骤B之后,还包括:MCU写入数据之前,对数据进行校验,之后分别写入外部EEPROM存储芯片的读写区和备份区,并在MCU内部FLASH存储器中存储原始的数据。

所述的数据保护方法中,在所述步骤C之后,还包括:

C1、MCU读取数据时,同时读取读写区和备份区的数据,并与FLASH存储器中的数据进行比对;

C2、判断三个区的数据相同时,则识别数据正确并输出;若任一个区或两个区的数据与其他不同,则MCU调用备份区的数据更新不同的数据。相较于现有技术,本发明提供的存储芯片的数据保护电路及其方法,通过MCU判断接收到控制指令是否为写数据指令,是则输出波形写信号,否则输出电平信号;转换单元根据所述波形写信号输出电平写信号启动外部EEPROM存储芯片的写操作;转换单元还根据所述电平信号输出电平读信号启动读操作,禁止外部EEPROM存储芯片的写操作;通过改变写数据指令的信号形式,从而避免了现有MCU程序跑飞或外部干扰时输出错误的写信号修改数据,大大降低外界干扰对芯片的影响。

附图说明

图1为本发明实施例提供的存储芯片的数据保护电路的结构框图。

图2为本发明实施例提供的存储芯片的数据保护电路的电路图。

图3为本发明实施例提供的施密特触发器的输入输出时序波形图。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市共济科技股份有限公司,未经深圳市共济科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201510619769.6/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top