[发明专利]具有共享反相器的低面积触发器有效
申请号: | 201510622865.6 | 申请日: | 2015-09-25 |
公开(公告)号: | CN105471409B | 公开(公告)日: | 2020-07-03 |
发明(设计)人: | S·南迪;B·M·苏班纳瓦 | 申请(专利权)人: | 德克萨斯仪器股份有限公司 |
主分类号: | H03K3/02 | 分类号: | H03K3/02 |
代理公司: | 北京纪凯知识产权代理有限公司 11245 | 代理人: | 赵蓉民;徐东升 |
地址: | 美国德*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 共享 反相器 面积 触发器 | ||
本发明公开一种利用低面积的触发器(200)。该触发器(200)包括三态反相器(208),该三态反相器(208)接收触发器输入(202)、时钟输入(204)和反相时钟输入(206)。主控锁存器(210)接收该三态反相器(208)的输出。该主控锁存器(208)包括公用反相器(218)。伺服锁存器(220)被耦合到该主控锁存器(210)。该公用反相器(218)在主控锁存器(210)和伺服锁存器(220)之间被共享。输出反相器(224)耦合到该公用反相器(218)并且生成触发器输出(226)。
技术领域
本公开的实施例涉及集成电路中的低功率时钟门控触发器。
背景技术
由于集成电路(IC)的不断发展,触发器有助于任何电路设计的功率的主要部分。IC消耗功率的各种单元是逻辑实现、触发器、RAM、时钟树和集成时钟门控(ICG)单元。各种单元的功率消耗的比较结果如下:逻辑实现29%、触发器27%、RAM18%、时钟树16%和ICG消耗典型设计中总功率的10%。在数字设计中,触发器形成数字分片(sub-chip)的20-40%。
触发器中晶体管数量的减少将减少面积,并因此减少触发器内的功率消耗。触发器面积的减少将直接改善数字设计区域和整体功率消耗。触发器由主控锁存器和伺服锁存器组成。主控锁存器和伺服锁存器均需要偶数个反相器。因此,在触发器中存在最少4个反相器。因此,反相器数量的减少将直接减少触发器的面积。
发明内容
本发明内容被提供以符合37C.F.R.§1.73,其需要本发明的发明内容简要地指明本发明的性质和实质。在提交的同时应理解的是不应将其用于解释或限制权利要求的范围和含义。
一个实施例提供了一种触发器。所述触发器包括三态反相器,所述三态反相器接收触发器输入、时钟输入和反相时钟输入。主控锁存器接收所述三态反相器的输出。所述主控锁存器包括共用反相器。伺服锁存器耦合到所述主控锁存器。所述共用反相器在所述主控锁存器与所述伺服锁存器之间被共享。输出反相器耦合到所述共用反相器并且生成触发器输出。
其他方面和示例实施例在附图和随后的详细描述中提供。
附图说明
图1示出了触发器的示意图;
图2根据实施例示出了触发器的示意图;
图3根据实施例示出了触发器的晶体管级实施方式的示意图;
图4根据实施例示出了扫描触发器的示意图;以及
图5根据实施例示出了装置的示意图。
具体实施方式
图1示出了触发器100的示意图。触发器100包括三态反相器108、主控锁存器110、第二传输门116、伺服锁存器120、输出反相器124和时钟反相器130。三态反相器108接收触发器输入D 102、时钟输入CLK 104和反相时钟输入CLKZ 106。主控锁存器110耦合到三态反相器108。主控锁存器110包括接收三态反相器108的输出的第一传输门109。第一传输门109也接收时钟输入CLK 104和反相时钟输入CLKZ 106。
主控锁存器110还包括第一反相器112和第二反相器114。第一反相器112接收三态反相器108的输出,并且第二反相器114接收第一反相器112的输出。第一传输门109的输出等于第二反相器114的输出。由第二传输门116接收第一传输门109的输出。第二传输门116还接收时钟输入CLK 104和反相时钟输入CLKZ 106。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德克萨斯仪器股份有限公司,未经德克萨斯仪器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510622865.6/2.html,转载请声明来源钻瓜专利网。