[发明专利]一种IPS模式TFT基板制备方法在审
申请号: | 201510652312.5 | 申请日: | 2015-10-10 |
公开(公告)号: | CN105304560A | 公开(公告)日: | 2016-02-03 |
发明(设计)人: | 朱东梅;刘力明;符伟杰;邓泽新;黄伟东;李建华 | 申请(专利权)人: | 信利(惠州)智能显示有限公司 |
主分类号: | H01L21/77 | 分类号: | H01L21/77;H01L27/12 |
代理公司: | 广州三环专利代理有限公司 44202 | 代理人: | 温旭 |
地址: | 516006 广东省惠州市仲*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 ips 模式 tft 制备 方法 | ||
技术领域
本发明涉及半导体器件制备领域,特别是涉及一种IPS模式TFT基板制备方法。
背景技术
TFTLCD(Thin-Film-TransistorLiquidCrystalDisplay,薄膜晶体管液晶显示器)由于其高速度、高亮度、高对比度等优点,目前已经得到普遍的应用。TFT基板的模式有很多,较常见的有TN、IPS、MVA等。TN模式,响应速度最快,但色彩最差,可视角度相对较小,成本低,主要应用在显示器和小型电视领域。IPS模式的TFT基板,是一种宽视角显示技术,可视角度相对较高,响应速度较快,色彩准确,成本适中。
传统技术中,IPS模式的TFT基板在制备过程中需要经过多道工序,用以沉积不同的材料膜层,包括gate、岛、ITO等等。有一些材料膜层的沉积是采用CVD(ChemicalVaporDeposition,化学气相沉积)工艺。发明人在研究中发现,在CVD成膜工序的上一工序中,难免会有微粒或不够致密的前一工序材料膜层吸附在所制备的产品表面上,如果直接进行CVD成膜工序,那些微粒和不够致密的膜层将会成为CVD膜层的″膜内灰″,对整体器件的性能造成影响,从而影响TFT基板的良率。故,需要提供一种方法,能够在IPS模式的TFT基板制备过程中抑制膜内灰的产生,从而提升TFT基板的良率。
发明内容
基于此,有必要提供一种IPS模式TFT基板制备方法,能够在制备过程中抑制膜内灰的产生,从而提升TFT基板整体上的良率。
一种IPS模式TFT基板制备方法,包括:
在基板上沉积Gate层的工序;
采用CVD工艺,沉积岛层的工序;
沉积第一ITO层的工序;
沉积源极漏极层的工序;
采用CVD工艺,沉积保护层的工序;在本工序中,包括:在进行CVD成膜之前,通过等离子体清洁气体进行清洁的步骤;
沉积第二ITO层的工序。
在一个实施例中,所述采用CVD工艺,沉积保护层的工序包括:
经过本工序前述工序的基板进入CVD工艺腔室;
通过等离子体清洁气体进行清洁;
通过本工序的工艺气体,进行CVD成膜;
对所述基板进行优化除静电;
从所述CVD工艺腔室中移出所述基板。
在一个实施例中,所述等离子体清洁气体为N2、NH3或其混合气体等离子体;在进行清洁的过程中,所述CVD腔室内的压力值为1500mTorr,气流量为1500sccm,产生等离子体的射频电源功率为300~500W。
在一个实施例中,所述通过本工序的工艺气体,进行CVD成膜的步骤,包括:
通过N2、NH3、SiH4,气流量分别为4000sccm、1500sccm、250sccm,所述CVD腔室内压力为1500mTorr,进行反应并成膜。
在一个实施例中,所述对所述基板进行优化除静电的步骤,包括:
通过H2,气流量为800sccm,所述CVD腔室压力为1500mTorr,利用射频电源产生等离子体进行除静电。
在一个实施例中,所述在基板上沉积Gate层的工序,所述沉积第一ITO层的工序,所述沉积源极漏极层的工序,所述沉积第二ITO层的工序,采用PVD成膜工艺。
上述IPS模式TFT基板制备方法,在采用CVD工艺,沉积保护层的工序当中,在通过工艺气体进行反应成膜之前,先通过等离子体清洁气体进行清洁,抑制了本工序中可能会产生的膜内灰,保证了第一ITO层和第二ITO层之间的电场性能免受不良影响,从而提升了TFT基板的良率。
附图说明
图1为一个实施例中的IPS模式TFT基板制备方法的流程示意图;
图2为一个实施例中的IPS模式TFT基板的结构示意图;
图3为一个实施例中沉积保护层工序的流程示意图。
具体实施方式
为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
参见图1和图2,在一个实施例中提供了一种IPS(In-PlaneSwitching)模式TFT基板制备方法,包括:
101,在基板上沉积Gate层的工序。
具体的,可采用PVD(PhysicalVaporDeposition,物理气相沉积)成膜工艺,在基板20上沉积金属,经工艺处理得到Gate图案21。
102,采用CVD工艺,沉积岛层的工序。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于信利(惠州)智能显示有限公司,未经信利(惠州)智能显示有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510652312.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:半导体装置及其制造方法
- 下一篇:一种半导体深孔刻蚀后的工艺监控方法
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造