[发明专利]LED驱动器、包括其的LED显示屏及LED驱动芯片的驱动方法有效
申请号: | 201510659473.7 | 申请日: | 2015-10-12 |
公开(公告)号: | CN105185312B | 公开(公告)日: | 2018-06-12 |
发明(设计)人: | 任超 | 申请(专利权)人: | 利亚德光电股份有限公司 |
主分类号: | G09G3/32 | 分类号: | G09G3/32 |
代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 赵囡囡;吴贵明 |
地址: | 100091 北京*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 查询 高频时钟 高频时钟信号 数据存储模块 地址输入端 时钟输出端 时钟输入端 变频时钟 地址模块 地址输出 电连接 变频 驱动信号输出端 时钟信号输出端 地址信号输出 系统时钟频率 驱动 输出 变频处理 地址信号 驱动信号 升频 辐射 | ||
1.一种LED驱动器,分别与系统时钟模块和多个LED驱动芯片连接,其特征在于,所述LED驱动器包括:高频时钟模块、变频地址模块和数据存储模块,其中,
所述高频时钟模块包括时钟输出端,用于对接收到的系统时钟频率进行升频处理,输出高频时钟信号;
所述变频地址模块包括时钟输入端、查询地址输出端和时钟信号输出端,所述时钟输入端与所述高频时钟模块的所述时钟输出端电连接,用于对所述高频时钟信号进行变频处理,输出变频时钟信号和查询地址信号,其中,输出的所述变频时钟信号与所述查询地址信号的频率相同;
所述数据存储模块包括查询地址输入端和驱动信号输出端,所述查询地址输入端与所述查询地址输出端电连接,用于根据所述查询地址信号对其存储的用于驱动所述LED驱动芯片的驱动信息进行查询,输出与所述变频时钟信号的所述频率相同的驱动信号,
所述高频时钟模块为PLL锁相环时钟模块,所述LED驱动器采用FPGA可编程逻辑门阵列芯片构成。
2.根据权利要求1所述的LED驱动器,其特征在于,所述多个LED驱动芯片之间以串联的方式连接,其中,所述数据存储模块的所述驱动信号输出端与所述多个LED驱动芯片串联连接。
3.根据权利要求2所述的LED驱动器,其特征在于,所述变频地址模块的所述时钟信号输出端分别与每个LED驱动芯片连接。
4.根据权利要求1所述的LED驱动器,其特征在于,输出的所述变频时钟信号和所述查询地址信号的信号频率区间为9MHz-11MHz。
5.根据权利要求4所述的LED驱动器,其特征在于,以预定频点间隔对所述变频时钟信号和所述查询地址信号进行变频处理。
6.根据权利要求1所述的LED驱动器,其特征在于,所述LED驱动芯片包括:位移缓存器,用于接收所述驱动信号和所述变频时钟信号。
7.根据权利要求6所述的LED驱动器,其特征在于,所述LED驱动芯片还包括:
输出栓锁器,与所述位移缓存器连接,用于在锁存信号为低电位时,对所述驱动信号进行栓锁处理;
输出驱动器,与所述输出栓锁器连接,用于在数据输出控制信号为低电位时,对所述驱动信号进行输出。
8.一种LED显示屏,其特征在于,包括依次连接的系统时钟模块、权利要求1至7中任意一项所述的LED驱动器、LED驱动芯片和LED灯。
9.一种LED驱动芯片的驱动方法,其特征在于,所述驱动方法包括:
接收外部时钟模块输出的低频时钟信号;
将所述低频时钟信号输入至高频时钟模块进行升频处理,生成高频时钟信号;
将所述高频时钟信号输入至变频地址模块进行变频处理,生成与所述高频时钟信号的时钟周期相同的变频时钟信号和查询地址信号;
将所述查询地址信号输入至数据存储模块,根据所述查询地址信号对所述数据存储模块中存储的驱动信息进行查询,并输出与所述变频时钟信号的所述时钟周期相同的驱动信号,其中,所述驱动信号用于驱动LED驱动芯片。
10.根据权利要求9所述的驱动方法,其特征在于,所述变频处理的处理方式至少包括:以预定频点间隔对所述变频时钟信号和所述查询地址信号进行变频处理。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于利亚德光电股份有限公司,未经利亚德光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510659473.7/1.html,转载请声明来源钻瓜专利网。