[发明专利]延迟线电路有效
申请号: | 201510666309.9 | 申请日: | 2015-10-15 |
公开(公告)号: | CN105656461B | 公开(公告)日: | 2018-12-21 |
发明(设计)人: | 黃明杰;陈建宏;黄琮靖;林志昌;杨天骏 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | H03K5/14 | 分类号: | H03K5/14 |
代理公司: | 北京德恒律治知识产权代理有限公司 11409 | 代理人: | 章社杲;李伟 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 延迟线 电路 | ||
1.一种延迟线电路,包括:
多个延迟单元,被配置为基于来自延迟线控制器的第一指令来接收输入信号,选择性地反转或中继所述输入信号,并且产生第一输出信号;以及
相位内插单元,被配置为基于来自所述延迟线控制器的第二指令来选择性地在所述相位内插单元中添加速度控制单元,
其中,所述相位内插单元进一步被配置为接收所述第一输出信号并且产生第二输出信号,其中,所述速度控制单元被配置为调节所述第二输出信号的相位。
2.根据权利要求1所述的延迟线电路,其中,所述多个延迟单元中指定数量的延迟单元被配置为基于来自所述延迟线控制器的所述第一指令来延迟所述输入信号以产生所述第一输出信号。
3.根据权利要求1所述的延迟线电路,其中,所述延迟线控制器被配置为基于所述输入信号经过所述多个延迟单元中的奇数个还是偶数个延迟单元的判断来生成所述第二指令。
4.根据权利要求1所述的延迟线电路,其中,所述速度控制单元包括电容元件。
5.根据权利要求1所述的延迟线电路,还包括:工艺感测电路,被配置为提供表示所述多个延迟单元中的PMOS晶体管还是NMOS晶体管具有更高的电流容量的工艺感测输出。
6.根据权利要求5所述的延迟线电路,其中,所述相位内插单元被配置为基于所述工艺感测输出来选择性地添加所述速度控制单元。
7.根据权利要求1所述的延迟线电路,其中,在细调模式中,所述相位内插单元被配置为使得所述第二输出信号具有多个细调步骤,每一个细调步骤都比前一细调步骤延迟指定的时间延迟。
8.根据权利要求7所述的延迟线电路,其中,所述指定的时间延迟在2ps(皮秒)到3ps的范围内。
9.根据权利要求8所述的延迟线电路,其中,所述相位内插单元包括:
第一相位单元,被配置为提供具有第一相位的第一相位输出;以及
第二相位单元,被配置为提供具有第二相位的第二相位输出。
10.根据权利要求9所述的延迟线电路,其中,所述第一相位单元包括被配置为具有第一可变电流输出的第一可变反相器,而所述第二相位单元包括被配置为具有第二可变电流输出的第二可变反相器。
11.根据权利要求10所述的延迟线电路,其中,所述第二相位单元还包括连接至所述第二可变反相器的两个反相器。
12.根据权利要求11所述的延迟线电路,其中,所述速度控制单元选择性地连接在所述两个反相器之间。
13.根据权利要求10所述的延迟线电路,其中,基于来自所述延迟线控制器的第三指令一起控制所述第一可变电流输出和所述第二可变电流输出,以提供具有范围在所述第一相位到所述第二相位之间的第三相位的所述第二输出信号。
14.一种操作延迟线电路的方法,包括:
基于来自延迟线控制器的第一指令,通过多个延迟单元选择性地反转或中继输入信号以提供第一输出信号;
将所述第一输出信号发送给相位内插单元,所述相位内插单元被配置为接收所述第一输出信号并且提供第二输出信号;以及
基于来自所述延迟线控制器的第二指令,选择性地在所述相位内插单元中添加速度控制单元,其中,所述速度控制单元调节所述第二输出信号的相位。
15.根据权利要求14所述的操作延迟线电路的方法,还包括:基于来自所述延迟线控制器的所述第一指令,使用所述多个延迟单元中指定数量的延迟单元产生所述第一输出信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510666309.9/1.html,转载请声明来源钻瓜专利网。