[发明专利]内插器系统和方法有效
申请号: | 201510690895.0 | 申请日: | 2015-10-22 |
公开(公告)号: | CN105634450B | 公开(公告)日: | 2019-04-09 |
发明(设计)人: | S·泰尔蒂尼克;T·迈尔;P·普赖斯勒 | 申请(专利权)人: | 英特尔公司 |
主分类号: | H03K5/13 | 分类号: | H03K5/13;H03L7/08 |
代理公司: | 北京尚诚知识产权代理有限公司 11322 | 代理人: | 龙淳;杨震 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 内插 系统 方法 | ||
公开了一种数字时间转换器,其包括代码逻辑和内插器。该代码逻辑配置成接收第一相位信号和第二相位信号,并根据第一相位信号和第二相位信号生成选择信号。内插器具有一组反相器。内插器配置成基于选择信号和输入信号生成内插器信号。
背景技术
数字时间转换器(DTC)通常用于射频(RF)收发器和类似系统中。DTC用于检测并识别两个信号之间的时间差异。DTC用于生成调制的和未调制的本地振荡器(LO)信号,其中输入信号与参考时钟相比较。
存在DTC的三个重要特性:量化分辨率、频率范围和功率消耗。量化分辨率确定DTC能够检测多小的时间差异或变化。频率范围为DTC能够测量的输入信号的频率。功率消耗为DTC在操作期间所消耗的功率量。
这些特性易于彼此冲突。例如,获得较高的量化分辨率通常减小DTC的频率范围并增加功率消耗。
所需的技术为获得相对高的量化分辨率,以用于合适的频率范围和功率消耗。
附图说明
图1为示出使用具有单组反相器的内插器的数字时间转换器系统的图示;
图2为示出相位检测器的图示;
图3为示出具有单个内插反相器的内插器单元的图示;
图4为DTC系统的示例时序的图示;
图5为示出四个不同时期处的内插器输出信号的另一个时序的图示;
图6为示出内插器的一组反相器的操作的图示;
图7为使用具有单组N个内插器的DTC的发送器的图示;
图8为示出示例性用户装置或移动通信设备的图示;
图9为示出操作使用单组反相器的数字时间转换器(DTC)的方法的流程图。
具体实施方式
参考随附附图描述该公开的系统和方法,其中贯穿全文的相似参考数字用于指示类似的元件,并且其中所示出的结构和设备不必按比例绘制。
图1为示出使用具有单组反相器的内插器的数字时间转换器系统100的图示。系统100选择性地使用该组的反相器,以便减轻争用(contention)问题和功率消耗。
系统100在一定程度上以简化的形式提供,以便于理解。可以理解的是,考虑到了合适的变型。
数字时间转换器(DTC)的其他方法要求使用具有两组N个反相器的内插器。每组连接到相位信号。多个反相器被选择用于内插且被指定为n。然后,第一组使用n个反相器且第二组使用N-n个反相器,以用于内插。因此,每组通常具有不同数目的有源反相器,这导致使DTC的操作降级且降低量化分辨率的争用和/或其他问题。争用问题也导致非线性度和其他问题。
系统100包括相位检测器104、内插器108、控制单元110、代码逻辑102、内插器输出反相器112和编码器128。
相位检测器104接收第一相位信号114和第二相位信号116,并基于信号114和116生成内插器输入信号(IN)118。通常,根据哪个为较早的,内插器输入信号118包括相位信号114和116中的一个。在一个示例中,按照第一相位信号114和第二相位信号116的异或(XOR)被输入到生成所述内插器输入信号118的D触发器的方式,相位检测器104生成内插器输入信号118。可理解的是,可使用用于生成内插器输入信号118的其他合适技术。
相位信号114和116为可具有不同边沿的时间和/或频率的信号。它们可作为使用多个信号之间的内插或事件转换的通信系统或其他系统的部分而被生成。在一个示例中,从锁相环路(PLL)提供第一相位信号114,并且从收发器/发送器电路的相位处理电路提供第二相位信号116。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510690895.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:废气处理方法、系统及溶剂型喷绘机
- 下一篇:双相整流烟气脱硫系统辅助设计系统