[发明专利]一种栅极驱动电路及其驱动方法、显示面板有效

专利信息
申请号: 201510692249.8 申请日: 2015-10-23
公开(公告)号: CN105185345B 公开(公告)日: 2018-09-07
发明(设计)人: 薛伟;刘波;李红敏;宋萍 申请(专利权)人: 京东方科技集团股份有限公司;合肥京东方光电科技有限公司
主分类号: G09G3/36 分类号: G09G3/36
代理公司: 中国专利代理(香港)有限公司 72001 代理人: 孙之刚;景军平
地址: 100015 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 栅极 驱动 电路 及其 方法 显示 面板
【权利要求书】:

1.一种栅极驱动电路,包括级联的多级移位寄存器,其特征在于,至少两级移位寄存器共用一个下拉节点电位生成模块,所述下拉节点电位生成模块与对应的移位寄存器的下拉节点连接,并且配置成响应于所述对应的移位寄存器关断而拉高所述对应的移位寄存器的下拉节点的电平,并且所述至少两级移位寄存器的下拉节点彼此独立。

2.根据权利要求1所述的栅极驱动电路,其特征在于,第一级移位寄存器的移位信号输入端和最后一级移位寄存器的复位信号输入端与起始信号线连接,每一级移位寄存器的移位信号输出端与上一级移位寄存器的复位信号输入端和下一级移位寄存器的移位信号输入端连接,每一级移位寄存器的第一信号输入端与第一信号线连接,第二信号输入端与第二信号线连接,第一电平信号输入端与第一电平信号线连接,第二电平信号输入端与第二电平信号线连接,并且奇数级移位寄存器的时钟信号输入端与第一时钟信号线连接,偶数级移位寄存器的时钟信号输入端与第二时钟信号线连接,

每一级移位寄存器包括输入模块、第一复位模块、第二复位模块、储能模块、输出模块以及所述下拉节点电位生成模块,输入模块与第一信号输入端、移位信号输入端和第一复位模块连接,第一复位模块与复位信号输入端、第二信号输入端连接,第二复位模块与下拉节点、过渡节点、上拉节点、移位信号输出端和第二电平信号输入端连接,储能模块与上拉节点连接,输出模块与时钟信号输入端、移位信号输出端和上拉节点连接,并且下拉节点电位生成模块与第一电平信号输入端、过渡节点和下拉节点连接。

3.根据权利要求2所述的栅极驱动电路,其特征在于,所述下拉节点电位生成模块包括第一晶体管和第二晶体管,第一晶体管的栅极和第一极与第一电平信号输入端连接,第一晶体管的第二极、第二晶体管的栅极与过渡节点连接,第二晶体管的第一极与第一电平信号输入端连接,第二晶体管的第二极与下拉节点连接。

4.根据权利要求2所述的栅极驱动电路,其特征在于,输入模块包括第三晶体管,第三晶体管的栅极与移位信号输入端连接,第三晶体管的第一极与第一信号输入端连接,第三晶体管的第二极与第一复位模块连接。

5.根据权利要求2所述的栅极驱动电路,其特征在于,第一复位模块包括第四晶体管,第四晶体管的栅极与复位信号输入端连接,第一极与输入模块连接,第二极与第二信号输入端连接。

6.根据权利要求2所述的栅极驱动电路,其特征在于,第二复位模块包括第五晶体管、第六晶体管、第七晶体管、第八晶体管和第九晶体管,第五晶体管、第六晶体管、第七晶体管、第八晶体管和第九晶体管的第二极与第二电平信号输入端连接,第五晶体管的栅极、第七晶体管的第一极、第八晶体管的栅极与下拉节点连接,第五晶体管的第一极、第六晶体管的栅极和第七晶体管的栅极与上拉节点连接,第六晶体管的第一极与过渡节点连接,第七晶体管的第一极与下拉节点连接,第八晶体管的第一极与第九晶体管的第一极与移位信号输出端连接,第九晶体管的栅极与第二电平信号输入端连接。

7.根据权利要求2所述的栅极驱动电路,其特征在于,输出模块包括第十晶体管,第十晶体管的栅极与上拉节点连接,第十晶体管的第一极与时钟信号输入端连接,第十晶体管的第二极与移位信号输出端连接。

8.根据权利要求2所述的栅极驱动电路,其特征在于,储能模块包括电容器,电容器的第一极连接上拉节点,电容器的第二极连接输出模块。

9.根据权利要求3-7中任一个所述的栅极驱动电路,其特征在于,各个晶体管均为N型晶体管,第一电平信号线输入高电平,并且第二电平信号线输入低电平;或者各个晶体管均为P型晶体管,第一电平信号线输入低电平,并且第二电平信号线输入高电平。

10.一种显示面板,包括如权利要求1-9中任一项所述的栅极驱动电路。

11.一种驱动如权利要求1-9中任一个所述的栅极驱动电路的方法,包括:

在正向扫描时,在起始信号线上施加具有第一电平的起始脉冲,在第一信号线上施加具有第一电平的信号,并且在第二信号线上施加具有第二电平的信号;

在反向扫描时,在起始信号线上施加具有第一电平的起始脉冲,在第一信号线上施加具有第二电平的信号,并且在第二信号线上施加具有第一电平的信号,

其中,栅极驱动电路的至少两级移位寄存器共用一个下拉节点电位生成模块,所述下拉节点电位生成模块与对应的移位寄存器的下拉节点连接,并且配置成响应于所述对应的移位寄存器关断而拉高所述下拉节点的电平。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;合肥京东方光电科技有限公司,未经京东方科技集团股份有限公司;合肥京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201510692249.8/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top