[发明专利]基于可逆逻辑的8421码的异步十进制计数器有效
申请号: | 201510692571.0 | 申请日: | 2015-10-21 |
公开(公告)号: | CN105471426B | 公开(公告)日: | 2019-03-26 |
发明(设计)人: | 齐学梅;汤其妹;杨洁;朱海红;叶和平;朱君茹;陈付龙 | 申请(专利权)人: | 安徽师范大学 |
主分类号: | H03K23/58 | 分类号: | H03K23/58;H03K23/72 |
代理公司: | 北京润平知识产权代理有限公司 11283 | 代理人: | 张苗;罗攀 |
地址: | 241002 安徽省芜*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 可逆 逻辑 8421 异步 十进制 计数器 | ||
1.一种基于可逆逻辑的8421码的异步十进制计数器,其特征在于,该异步十进制计数器包括:
第一可逆T触发器、第二可逆T触发器、第一可逆JK触发器、第二可逆JK触发器、FG门和TG门相级联形成异步十进制计数器;
所述第一可逆T触发器的第一输出端的输出十进制数的第零位Q0;
所述第一可逆T触发器的第二输出端连接于所述FG门的第一输入端,所述FG门输出两路时钟信号分别输出给所述第一可逆JK触发器的时钟输入端和第二可逆JK触发器的时钟输入端,所述FG门的第二输入端连接于低电平;
所述第一可逆JK触发器的第一输出端Q1连接到TG门的第二输入端;所述第一可逆JK触发器的第二输出端连接于所述第二可逆T触发器的时钟信号输入端,所述TG门输出十进制数第一位Q1和十进制数的第二位Q2;
所述TG门的第三输出端连接于所述第二可逆JK触发器的J端,所述第二可逆JK触发器的第一输出端输出十进制数的第三位Q3;
所述第二可逆JK触发器的第二输出端连接于所述第一可逆JK触发器的J端。
2.根据权利要求1中任意一项所述的异步十进制计数器,其特征在于,所述第一可逆JK触发器的K端连接于高电平;所述第二可逆JK触发器的K端连接于高电平。
3.根据权利要求1所述的异步十进制计数器,其特征在于,所述第一可逆JK触发器包括:
第一MFRG门、第二MFRG和F2G门,所述第一MFRG门的第二输入端为所述第一可逆JK触发器的J端;所述第一MFRG门的第三输入端为所述第一可逆JK触发器的K端;所述第一MFRG门的第一输出端连接于所述第二MFRG门的第三输入端;所述第一MFRG门的第二输出端连接于所述第二MFRG门的第二输入端;第二MFRG门的第一输入端为第一可逆JK触发器的时钟端;第二MFRG门的第三输出端连接于所述F2G门的第一输入端;所述F2G门的第二输入端连接于低电平,所述F2G门的第三输入端连接于高电平,所述F2G门的第一输出端连接于所述第一MFRG门的第一输入端,所述F2G门的第二输出端和所述F2G门的第三输出端分别为所述第一可逆JK触发器的第一输出端Q和所述第一可逆JK触发器的第二输出端
4.根据权利要求1所述的异步十进制计数器,其特征在于,所述第一可逆T触发器的第一输入端为T端;所述第一可逆T触发器的第二输入端作为所述可逆T触发器的时钟端;所述第一可逆T触发器的第四输入端连接于低电平;所述第一可逆T触发器的第三输出端连接于所述第一可逆T触发器的第三输入端;所述第一可逆T触发器的第二输出端连接于所述FG门的第一输入端。
5.根据权利要求1所述的异步十进制计数器,其特征在于,所述第一可逆T触发器包括:TFG门和FG门,所述TFG门的第三输出端连接于所述TFG门的第三输入端,所述TFG门的第四输出端连接于所述FG门的第一输入端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽师范大学,未经安徽师范大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510692571.0/1.html,转载请声明来源钻瓜专利网。