[发明专利]一种实现主备倒换背板时钟的系统及方法有效
申请号: | 201510695270.3 | 申请日: | 2015-10-22 |
公开(公告)号: | CN105406984B | 公开(公告)日: | 2019-05-31 |
发明(设计)人: | 王亦鸾 | 申请(专利权)人: | 上海斐讯数据通信技术有限公司 |
主分类号: | H04L12/24 | 分类号: | H04L12/24 |
代理公司: | 杭州千克知识产权代理有限公司 33246 | 代理人: | 周希良 |
地址: | 201616 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 实现 倒换 背板 时钟 系统 方法 | ||
1.一种实现主备倒换背板时钟的系统,其特征在于,用于窄带接入局端设备,包括设置于一背板(1a)上的一第一主控卡(11)和一第二主控卡(12),所述第一主控卡(11)或所述第二主控卡(12)可切换地择其中之一输出时钟信号CLK_TO_LINE_CARDS至所述背板(1a);以当前输出所述时钟信号CLK_TO_LINE_CARDS至所述背板(1a)的主控卡作为主用主控卡,另一主控卡作为备用主控卡;
所述主用主控卡于产生一使能控制信号以关闭输出所述时钟信号CLK_TO_LINE_CARDS至所述背板(1a)之前的第一设定时间(T3)时产生一第一控制信号所述第一控制信号经过一传输延迟时间(T1)后至另一主控卡,另一所述主控卡于一第二处理时间(T2)的处理过程后产生一另一使能控制信号以控制所述主控卡输出时钟信号至所述背板(1a),所述第一设定时间(T3)等于所述传输延迟时间(T1)加上所述第二处理时间(T2),实现所述主用主控卡在所述第一主控卡(11)和所述第二主控卡(12)之间切换。
2.根据权利要求1所述的一种实现主备倒换背板时钟的系统,其特征在于,所述第一主控卡(11)包括,
第一可编程逻辑器件(U5),设有:
第一使能控制信号端用以产生一第一使能控制信号;
第一控制信号端用于产生
所述第一控制信号
所述第二主控卡(12)包括,
第二可编程逻辑器件(U6),设有:
第二控制信号接收端与所述第一控制信号端之间经过一传输线路连接,所述传输线路用于产生所述传输延迟时间(T1);
第二使能控制信号端于所述第二处理时间(T2)的处理过程后产生一第二使能控制信号以控制所述第二主控卡(12)输出时钟信号至所述背板(1a)。
3.根据权利要求2所述的一种实现主备倒换背板时钟的系统,其特征在于,所述第一主控卡(11)还包括,
第一同步时钟芯片(U13),包括,一第一参考时钟输入端(U13_REF_CLK1),连接所述背板上的外部参考时钟(CLK_Source);一第二参考时钟输入端(U13_REF_CLK2),连接另一主控卡提供的第五时钟输出端(U23_CLK8M);于一参考选择信号(U13_REF_SEL)的作用下选择其中之一作为参考时钟源;还包括一第一时钟输出端(U13_CLK2M)、一第二时钟输出端(U13_CLK8M)和一第三时钟输出端(U13_CLK16M),所述第一时钟输出端(U13_CLK2M)、所述第二时钟输出端(U13_CLK8M)、所述第三时钟输出端(U13_CLK16M)同步于所选择的参考时钟源以输出不同分频倍数的时钟信号,所述第三时钟输出端(U13_CLK16M)与所述第一可编程逻辑器件(U5)的时钟输入端连接,提供所述第一可编程逻辑器件(U5)的时钟周期。
4.根据权利要求3所述的一种实现主备倒换背板时钟的系统,其特征在于,所述第一主控卡(11)还包括,
第一线路驱动器(U14),于所述第一使能控制信号的作用下导通或关闭以控制所述第一时钟输出端(U13_CLK2M)的信号输出作为所述时钟信号CLK_TO_LINE_CARDS;
第一处理器(U11),所述第一处理器(U11)通过串行总线接口(U11_SCL、U11_SDA)与所述第一可编程逻辑器件(U5)连接;所述第一处理器(U11)还通过通用输入输出接口(U11_GPIO)与所述第一同步时钟芯片(U13)连接,以提供所述参考选择信号(U13_REF_SEL)。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海斐讯数据通信技术有限公司,未经上海斐讯数据通信技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510695270.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:具有矩形出油口的高压齿轮泵
- 下一篇:一种高阻燃木质防火门及其制备方法