[发明专利]半导体装置的输入/输出电路和方法及具有其的系统有效
申请号: | 201510706070.3 | 申请日: | 2011-02-25 |
公开(公告)号: | CN105390159B | 公开(公告)日: | 2018-08-14 |
发明(设计)人: | 金光现 | 申请(专利权)人: | 海力士半导体有限公司 |
主分类号: | G11C29/02 | 分类号: | G11C29/02;G11C29/14;G11C29/56 |
代理公司: | 北京弘权知识产权代理事务所(普通合伙) 11363 | 代理人: | 俞波;许伟群 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体 装置 输入 输出 电路 方法 具有 系统 | ||
1.一种半导体装置的输出方法,包括以下步骤:
(a)基于施加至多个输入线的数据来产生第一数据组;
(b)基于施加至所述多个输入线的数据来产生要与所述第一数据组相同的第二数据组;
(c)在第一时刻输出所述第一数据组的至少一部分;以及
(d)在所述第一时刻之后的第二时刻输出所述第二数据组的至少一部分,
其中在所述步骤(a)中,通过选择施加至所述多个输入线的数据之中的一半来产生所述第一数据组,
其中在所述步骤(b)中,通过选择施加至所述多个输入线的数据之中的与在所述步骤(a)中所选择的相同的一半来产生所述第二数据组,以及
其中在所述步骤(d)中输出的所述第二数据组的所述至少一部分与在所述步骤(c)中输出的所述第一数据组的所述至少一部分相同。
2.如权利要求1所述的输出方法,还包括以下步骤:
(e)重复所述步骤(c)和(d)直到所述第一数据组和所述第二数据组全部被输出,
其中将所述步骤(a)(b)(c)(d)和(e)重复两次。
3.如权利要求1所述的输出方法,其中所述第一时刻是输入时钟的上升沿,所述第二时刻是所述输入时钟的下降沿。
4.如权利要求1所述的输出方法,
其中所述第一数据组和所述第二数据组包括多比特,
其中在所述步骤(c)中,在所述第一时刻输出所述第一数据组中的一个比特,并且
其中在所述步骤(d)中,在所述第二时刻输出所述第二数据组中的一个比特。
5.如权利要求1所述的输出方法,
其中在所述步骤(a)中,响应于第一选择信号和第二选择信号而不同地选择施加至所述多个输入线的数据的一半,并且
其中在所述步骤(b)中,响应于第一输入线选择信号和第二输入线选择信号而不同地选择施加至所述多个输入线的数据的一半。
6.如权利要求5所述的输出方法,还包括以下步骤:
接收所述第一选择信号和所述第二选择信号并产生所述第一输入线选择信号和所述第二输入线选择信号,使得施加至所述输入线的数据之中的在所述步骤(b)中所选择的一半与在所述步骤(a)中所选择的一半相同。
7.如权利要求1所述的输出方法,还包括以下步骤:
(f)响应于读取命令而产生发生起始信号;
(g)响应于所述发生起始信号和输入时钟而产生DQS设置信号;
(h)将所述DQS设置信号延迟预定时间并产生第一DQS源信号和第二DQS源信号作为摆动信号;以及
(i)响应于第一输出脉冲和第二输出脉冲而输出所述第一DQS源信号和所述第二DQS源信号,并且产生数据选通信号。
8.如权利要求7所述的输出方法,其中所述步骤(g)包括以下步骤:
将所述发生起始信号延迟并产生多个读取脉冲信号;以及
响应于所述多个读取脉冲信号而产生DQS设置信号,所述DQS设置信号以与所述多个读取脉冲信号的脉冲宽度相对应的脉冲宽度而摆动。
9.如权利要求7所述的输出方法,其中所述数据选通信号的周期与所述输入时钟的周期的两倍相对应。
10.如权利要求9所述的输出方法,其中所述第二DQS源信号是通过将所述第一DQS源信号延迟所述输入时钟的半个周期而获得的信号。
11.如权利要求10所述的输出方法,其中所述发生起始信号是具有与所述输入时钟的一个周期相对应的脉冲宽度的脉冲信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于海力士半导体有限公司,未经海力士半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510706070.3/1.html,转载请声明来源钻瓜专利网。